完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好朋友,
我开始学习Xilinx Vivado的软件工具。 我已经在Vivado HLS中编程并参考Lab4 pdf创建了一个Counter IP。 我试图在ZyBo上的LED上显示计数器输出 源代码和测试台代码是 。C #include #define n(10) void counter(int A [n]) { int i; //要与result.golden.datfor进行比较的数据(i = 0; i {A = i + 1;}} TEST.C #include #define n(10) void counter(int A [n]); main() {int A [n]; int i,retval = 0; FILE * count; //调用函数在datacounter上操作(A); //将结果保存到filecount = fopen(“result.dat”,“w”); fprintf(count,“Cout n”); for(i = 0; i {fprintf(count,“%d n”,A );} fclose(count); //将结果文件与golden resultretval = system(“diff --brief -w result.dat result_golden.dat”)进行比较; if(retval!= 0){printf(“Test failed !!! n”); retval = 1;} else {printf(“Test passing! n”);} //如果测试通过返回,则返回0; } 你能告诉我,我做得对吗? 如是 如何连接ap_ctrl引脚? 我使用AXI加速器IP,我得到了时钟连接错误 我附上了我的设计和我使用的参考。 请帮我解决这个:) 提前致谢 Deepa Krishna 04_Lab4.pdf 3806 KB |
|
相关推荐
4个回答
|
|
看起来你需要将返回端口标记为s_axilite。
检查指令窗格,或添加此pragma: #pragma HLS接口s_axilite port = return 这将把控制接口放在AXI-Lite接口上。 在原帖中查看解决方案 |
|
|
|
看起来你需要将返回端口标记为s_axilite。
检查指令窗格,或添加此pragma: #pragma HLS接口s_axilite port = return 这将把控制接口放在AXI-Lite接口上。 |
|
|
|
非常感谢
|
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2429 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2298 浏览 9 评论
3378 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1310浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
593浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
456浏览 1评论
2011浏览 0评论
737浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-27 17:27 , Processed in 1.713583 second(s), Total 82, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号