完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
用的NCE3401 Pmos管,我会自动S脚和D脚接错了,先不管这,就按照图中的接法,D到S是一直导通的,假设VIN输入12V时,Vbus不输入电压,理论上PMOS截止,12V从S到D应该是有一个二极管反向的,应该过不去电压,理论上VD=Vbus是0V,但是我量出来vbus是10V多一些,这是怎么回事。
|
|
相关推荐
1 条评论
17个回答
|
|
|
我觉得也许可以这样分析:Pmos管截止状态也存在DS漏电流,可以视为DS间有一个大电阻R1。Vs=12-0.3=11.7V。当你测量悬空的Vbus脚时,万用表也有一个到地大电阻R2,R1和R2分压,就得到10V多一点的电压了。你可以试着在Vbus到地之间加一个几十K的电阻,估计这个电压就降下来了。
|
|
|
|
|
|
|
|
|
|
|
|
MOS管内部的寄生二极管一直处于导通状态,控制管脚不管有没有电平都会被导通,现在这样,没有起到你想要的防反作用
|
|
|
|
|
|
mos截止态的漏电流一般1uA左右,你vbus端空载,稍有漏电流就会测量到电压。
|
|
|
|
|
|
|
|
|
|
|
|
这是一个悬空浮压,VBUS可以加一个100K的电阻解决
|
|
|
|
|
|
|
|
|
|
|
|
当输入Vin 12V的情况下,VCC通过二极管获得电压,此时VSD表现为正压,可以通过UA级别的电流(规格书有这部分参数),当输入端(VBUS)悬空的情况下,相当于无穷大的阻抗,uA级别的电流搭上这么大的阻抗就表现为Vbus有电压(当然最大的电压受S端以及电流的影响),最简单的解法是在Vbus端添加落地电阻,但是基本可以肯定的是还是会有漏电压只不过是大小的问题,落地电阻越小,漏电压越小!楼主最好使用两个MOS正反接作为防倒灌的手段!
|
|
|
|
|
|
VGs有电压,mos管导通了
|
|
|
|
|
|
单从你的电路图来看,VBUS是没有有电压的,是不是MOS接反了或者从其他地方找一下
|
|
|
|
|
|
这电路VCC的电压,是USB5V跟12V切换吗?那芯片还不烧一堆。
|
|
|
|
|
|
|
|
|
|
|
|
自相矛盾的描述,如果图上MOS的D和S反了,那VIN有12V时,经过D1和MOS内的二极管当然到Vbus了,换个Nmos就可以了
|
|
|
|
|
|
|
|
|
|
|
|
可以采用一个直流可控硅,简单可靠,阳极阴极串联在电路里面,设置触发控制级,使可控硅导通。
|
|
|
|
|
|
本帖最后由 JQ_Lin 于 2020-4-19 14:26 编辑
【我量出来vbus是10V多一些,这是怎么回事。】 假象而已。 其实MOS是截止的,没有开通,你的分析没有错。只是它有漏电阻。 因为 ⑴ Vbus 处于空载,阻抗无穷大,远远大于MOS截止时的漏电阻;⑵ 你的仪表的输入阻抗足够高,也远大于MOS漏电阻,同MOS漏电阻分压,测得10V多,是正常的。 解决办法: Vbus 端接一电阻(例如几十k)到地即可,假象就消除了。 |
|
|
|
|
|
NCE新洁能MOS管,我们是代理商,有相关问题的可以咨询我们。微信号:aaa8933308
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
252 浏览 0 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2020 浏览 0 评论
1209 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
752 浏览 0 评论
1911 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 02:44 , Processed in 1.141045 second(s), Total 119, Slave 95 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
3116