完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
今天在群上看到有朋友问此问题,刚好我自己也有疑问,于是在网上找了如下答案(来源:52RD网):
A问:看原理图时,经常看到串一些小电阻,如22欧姆,但是也不是一定串。同样场合有的串,有的不串。请哪位高人指点一下吧 B答:如果是高速信号线上串小电阻,那就应该是终端阻抗匹配。 如果是GPIO口上串了小电阻,很可能是抗小能量电压脉冲的。 简单的例子:一个串口通讯的提示信号,当接上串口时,因为瞬间的插拔产生了一个很窄的电压脉冲,如果这个脉冲直接打到GPIO口,很可能打坏芯片,但是串了一个小电阻,很容易把能力给消耗掉。 如果脉冲是5mA 5.1V,那么过了30ohm后就是5v左右了....(这里我不是很理解了,如果脉冲是1KV,如何?这个小电阻能行么?望高手指点.) B继续:严格来讲,当高速电路中,信号在传输介质上的传输时间大于信号上升沿或者下降沿的1/4时,该传输介质就需要阻抗匹配。 一般当PCB走线的长度大于其传输信号的波长的1/10时,我们就就需要考虑阻抗匹配。(也不懂,不过听说过,应该是电磁学里面讲的,我没学电磁学....以后学习) 100MHz以上的高速数字电路就可以考虑阻抗匹配了 C答:主要是基于阻抗匹配方面的考虑,以达到时序统一,延迟时间,走线电容等不会超过范围!原因在于LAYOUT时可能走线方面不是很匹配! D答:阻抗匹配 信号的传输速率大于信号上升的1/4时 就需要阻抗防止电压脉冲对芯片的影响! E问:再高速信号重经常可以看到再信号线重串小电阻,请问再LAYOUT时应该把它放在CPU端还是放在信号的终端好些呢?看到过一些centrality GPS公版方案中是放在CPU端,但也看到其他的原理图是放在信号的终端,请求理论支持! F答:一般的做法是在信号源端串小电阻,在信号终端并一个小电阻。 在信号源端串一个小电阻,没有公式的理论:一般传输线的特征阻抗为50欧姆左右,而TTL电路输出电阻大概为13欧姆左右,在源端串一个33欧姆的电子,13+33=46大致和50相当,这样就可以抑制从终端反射回来的信号 再次反射。(传输线的特征阻抗,得查查...) 在信号接收终端并一个小电阻,没有公式的理论: 若信号接收端的输入阻抗很大,所以并接一个51欧姆的电阻,电阻另一端接参考地,以抑制信号终端反射。 信号接收终端串接电阻,从抑制信号反射的角度考虑,只有终端输入的电阻小于50欧姆。但IC设计时,考虑到接收能量,不会将接收端的收入电阻设计得小.。(这个反射,到底是如何理解?能量反射,有了解的朋友解答一下) 在信号线上传一个电阻,可能还有一个用途:ESD。 如在USB接口上,靠USB PORT端 的D+和D-上串一个小电阻,如10欧姆。就是因为USB PORT端的ESD过不了 |
|
相关推荐
9个回答
|
|
回复【楼主位】发烧友:
------------------------------- 一般高速数字信号传输线上会串电阻,目地是解决阻抗匹配问题,阻抗不匹配会导致信号反射,电磁波类似光一样在同一种介质中传播方向和能量不会衰减,但如果光从一种介质发射到另外一种介质的时候会发生反射和折射现象,那么光到达终端的能量会衰减很多吧。同理高速数字信号从源端向终端传输过程中由于连接线或者PCB LAYOUT的原因导致部分阻抗不连续(比如要求传输线阻抗为100欧,但是PCB有的部分是100欧,但是中途打过孔或者线宽发生变化就会引起阻抗的不连续)就会导致信号反射,反射的信号在传输线中又会与原信号叠加,信号***扰了,终端接收这样的信号解码会出错。USB接口上串的电阻就是此用途,一般来说如果LAYOUT比较好此电阻贴0欧没问题的,而且如果USB只是传输低速信号也不会有问题,阻抗要求也没那么严格。但是如果传输的是高速USB信号且LAYOUT有问题那么串个小电阻可能会解决误码的问题。ESD器件一般都是通过一定的路径或者方式将静电尽可能的导入地或者电源而避免对芯片的影响,所以ESD器件有一端肯定是接地的,而不是串在电路中。 |
|
|
|
回复【2楼】bg9fd:
------------------------------- 但是如果传输的是高速USB信号且LAYOUT有问题那么串个小电阻可能会解决误码的问题。 ----------------- 这个如何理解?为什么串入小电阻能解决? 还望指点一二. |
|
|
|
其实也不一定能够解决,要看具体情况,比如要求差分线阻抗100欧姆(一般我们LAYOUT和制板的时候都要求将差分数据线阻抗尽量保证在100欧姆),但是如果layout或者制板出来实际测试的阻抗比100欧姆小很多,那么在那一段上面串小电阻补偿下能改善些,如果实际测试的阻抗比100欧大很多那么串电阻可能情况更糟。其实最主要的就是要保证整条线路的阻抗连续(即阻抗一致),一旦不连续就会导致反射,比如有段线阻抗100欧,下一段线阻抗70欧姆,那么在交接处会发生反射。大致是这个意思吧,以前电磁场学的都忘光了,你可以百度下。
|
|
|
|
|
|
|
|
神人啊,非常感谢。
|
|
|
|
学习了
|
|
|
|
|
|
|
|
学习了。感谢
|
|
|
|
谢谢分享
|
|
|
|
只有小组成员才能发言,加入小组>>
948 浏览 2 评论
12852 浏览 0 评论
4141 浏览 7 评论
2353 浏览 9 评论
2184 浏览 2 评论
471浏览 2评论
831浏览 2评论
951浏览 2评论
420浏览 1评论
658浏览 1评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-23 11:13 , Processed in 1.206458 second(s), Total 92, Slave 76 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号