完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
所用Linux系统为openSUSE64位,软件为VCS2012
在Linux下对verilogHDL进行功能仿真时非常必要的,下面提供两种常见方式。 1.脚本方式 1)建立工作文件夹pre_sim,并将tb文件和所有.v文件复制进入此文件夹 mkdir pre_sim 2)修改testbench文件 为输出波形文件,在testbench文件中加入如下语句 initial begin $dumpfile("counter.vcd"); //待输出的波形文件名,可更改 $dumpvars(0,u0);//u0为testbench中实例化的顶层文件名称,注意根据实际情况修改该名字endinitial #1000 $finish; //仿真电路的时间 保存文件 本次所用文件如下 testbench.v(实际文件名为tb_gao.v) module counter_testbench () ; wire [3:0] out; reg clk; reg reset; counter u0 ( .out (out[3:0]), .reset (reset), .clk (clk) );initial begin clk = 1'b0; forever #10 clk = ~clk; endinitial begin reset = 1'b0; #4 reset = 1'b1; #4 reset = 1'b0;endinitial begin $dumpfile("counter.vcd"); $dumpvars(0,u0);endinitial #1000 $finish;endmodule counter.v module counter ( out, clk, reset ) ; input clk, reset; output [3:0] out; reg [3:0] out; always @(posedge clk or posedge reset) begin if (reset) begin // reset out <= 4'b0; end else begin out <= out + 1'b1; endendwire clk_out;clk_half u0( .clk_in(clk) ,.rst(reset) ,.clk_out(clk_out) );endmodule clk_half.v module clk_half( clk_in ,rst ,clk_out );input clk_in;input rst;output reg clk_out;always @(posedge clk_in or posedge rst) begin if (rst) begin // reset clk_out <= 0; end else begin clk_out <= !clk_out; endendendmodule 3)在vcs.scr文件中写入如下内容 vcs -R tb_gao.v counter.v clk_half.v +v2k +define+RTL_SAIF其中tb_gao.v为testbench文件,counter.v、clk_half.v为工程文件,注意要把所有的工程.v文件都添加进去 保存文件 4)在终端运行vcs.scr脚本文件 在终端中输入 source vcs.scr等待程序编译,如有报错则按照位置修改错误,直至仿真完成 5)查看波形 在终端中输入 dve打开波形文件,File->open database,打开.vcd文件 在Hierarchy界面中选择要查看的信号,右键New Wave View即可 2.命令行方式 1)新建工作文件夹vcs_test,将所有的工程文件与tb文件复制入 testbench中可以没有在脚本文件中添加的函数,一般的tb文件就可以 2)运行vcs 在终端中输入 vcs -V -R tb_gao.v counter.v clk_half.v -o simv -gui -debug_pp-V:Verbose模式,打印vcs在运行的过程中执行的C Compiler汇编器和链接器的指令 -R:这个指令是告诉VCS在编译完成以后直接运行可执行文件,如果你在编译的时候没有带上这个选项,编译完成以后VCS就退出了,但是你会发现在相应的目录下产生了以各可执行文件,默认叫simv-o: -o:给后面的simv文件改名字,如改成counter.simv -gui:调用VCS的图形化界面 -debug_pp:看波形必须要在debug模式下 其他一些指令 -q:退出模式;抑制了例如VCS使用的C编译器/VCS分析源文件、top层、制定的timescale的信息。 -notice:使能更详细的诊断信息。 -pvalue+parameter_hierarchical_name=value:这个选项是用来改变源文件中parameter参数值的命令。 例如:-pvalue+udut.uchip.ucore. IDLE =0 -full64:这个选项是为64位的操作系统准备的 -l filename:制定一个VCS产生的log文件名,如果你键入了-R选项,那么在编译和仿真的时候都会将log内容打印到log文件中 3)观察波形 图形界面此时应该已经打开,按照如下操作
|
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
1322 浏览 0 评论
2093 浏览 0 评论
7921 浏览 0 评论
写了一个用DMA读取ADC数据的程序,记录下整个过程和一点心得
3246 浏览 0 评论
3514 浏览 0 评论
1287浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-24 10:43 , Processed in 0.434648 second(s), Total 75, Slave 56 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号