完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛|
The LTC1864 conversion cycle begins with the rising edge of CONV. After a period equal to tCONV, the conversion is finished. If CONV is left high after this time, the LTC1864 goes into sleep mode drawing only leakage current. On the falling edge of CONV, the LTC1864 goes into sample mode and SDO is enabled. SCK synchronizes the data transfer with each bit being transmitted from SDO on the falling SCK edge. The receiving system should capture the data from SDO on the rising edge of SCK. After completing the data transfer, if further SCK clocks are applied with CONV low, SDO will output zeros indefi nitely. See Figure 1.
tconv 是量化时间吗? 那 tsmpl是采样时间吗? 何时采样 何时量化 何时输出,不太懂。求解,谢谢! |
|
相关推荐
4个回答
|
|
|
我现在想是不是这样子: 第一次16个时钟周期采样,然后量化,然后在下一个16个时钟周期中采样下一个量,同时输出上一个量,所以采一次数据的时序是 16个时钟周期采样-tconv-16个上升沿输出数据,是这样吗?谢谢
|
|
|
|
|
|
有可能吧,这个你得看数据手册了,呵呵
|
|
|
|
|
|
嗯嗯,谢谢原子哥!
|
|
|
|
|
|
楼主,好不容易搜到你的帖子,我现在也用这个芯片,请问你现在弄好了吗,我现在遇到的问题是不管用spi还是用io模拟时序去读取数据都不行,求指教啊
|
|
|
|
|
只有小组成员才能发言,加入小组>>
1657 浏览 2 评论
13466 浏览 0 评论
4600 浏览 7 评论
2827 浏览 9 评论
2772 浏览 2 评论
stm32的TX或RX引脚出现了对地短路是怎么回事?如何解决?
742浏览 4评论
922浏览 2评论
1514浏览 2评论
1658浏览 2评论
用LM5116做的电流源,LM5116输出占空比受限怎么解决?
689浏览 2评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 02:19 , Processed in 0.597962 second(s), Total 78, Slave 61 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
933