完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
在我的一个FPGA类中,我被要求使用coregen创建一个blcok ram(8dx16w),单端口ram IP。
我在Windows XP,Service Pack 3上使用Xilinx ISE 12.2。我完全按照指示给我,当我点击生成我的coregen时会长时间生成实现文件(22%),如下所示。 我等了10多分钟,并没有通过生成实现文件阶段。 根据我班级给出的指示,我尝试使用Single DCM_SP为spartan 3E创建50Mhz DCM时钟的IP,并且它可以工作。 我不确定为什么当我尝试创建Block RAM IP时它不起作用。 我真的很感激一些帮助。 欢迎来到Xilinx CORE Generator。 帮助系统初始化。 为项目'coregen'写了文件。 为项目'coregen'写了文件。 自定义和生成 定制IP ...... 版本12.2 - Xilinx核心发生器IP GUI启动器M.63c(nt) 版权所有(c)1995-2010 Xilinx,Inc。保留所有权利。 初始化IP模型...... 完成初始化IP模型。 完成定制。 生成IP ... 初始化IP模型...... 完成初始化IP模型。 XST:HDL编译 XST:设计层次结构分析 XST:HDL分析 生成实施文件。 以上来自于谷歌翻译 以下为原文 In one of my FPGA class I was asked to create a blcok ram (8dx16w) , single port ram IP using coregen. I am using Xilinx ISE 12.2 on windows XP, service pack 3. I follwed the instruction exactly given to me and when I click generate my coregen hangs up at generating implementation file(22%) for long time as given below. I waited for more than 10min and it didn't not go pass the generating implementation file stage. With the instruction given from my class I tried to create an IP for 50Mhz DCM clock using Single DCM_SP for spartan 3E and it worked. I am not sure why its not working when I try to create a block RAM IP. I would really appreciate some help. Welcome to Xilinx CORE Generator. Help system initialized. Wrote file for project 'coregen'. Wrote file for project 'coregen'. Customize and Generate Customizing IP... Release 12.2 - Xilinx CORE Generator IP GUI Launcher M.63c (nt) Copyright (c) 1995-2010 Xilinx, Inc. All rights reserved. Initializing IP model... Finished initialising IP model. Finished Customizing. Generating IP... Initializing IP model... Finished initialising IP model. XST: HDL Compilation XST: Design Hierarchy Analysis XST: HDL Analysis Generating Implementation files. |
|
相关推荐
5个回答
|
|
您要定位哪个FPGA器件?
你尝试过安装ISE 12.4或13.1吗? 您的文件可能已损坏,可能需要重新安装或重新安装。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 以上来自于谷歌翻译 以下为原文
SIGNATURE: README for newbies is here: http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369 Summary: 1. Read the manual or user guide. Have you read the manual? Can you find the manual? 2. Search the forums (and search the web) for similar topics. 3. Do not post the same question on multiple forums. 4. Do not post a new topic or question on someone else's thread, start a new thread! 5. Students: Copying code is not the same as learning to design. 6 "It does not work" is not a question which can be answered. Provide useful details (with webpage, datasheet links, please). 7. You are not charged extra fees for comments in your code. 8. I am not paid for forum posts. If I write a good post, then I have been good for nothing. |
|
|
|
我的目标是spartan 3E FPGA,fg320。
我的同学用我在课桌上给出的相同指令编译它,并针对同一个FPGA。 我不知道他正在使用什么Windows操作系统。 以上来自于谷歌翻译 以下为原文 I am targeting spartan 3E FPGA, fg320. My classmate compiled it with the same insruction given from my class on a desktop and targeted the same FPGA. I don't know what windows OS he was using. |
|
|
|
我们正在使用ISE webpack 12.2进行此课程。
创建块ram IP 8wx16d的相同指令在使用台式机创建并且针对相同的FPGA(spartan 3E)时有效。 但是,当我在笔记本电脑上按照相同的说明操作时,它不起作用。 但生成时钟IP实际上工作,它编译得非常快。 以上来自于谷歌翻译 以下为原文 We are using ISE webpack 12.2 for this class. The same instruction to create block ram IP 8wx16d worked when created using a desktop machine and targeted to the same FPGA(spartan 3E). But when I follow the same instruction on my laptop it doesn't work. But generation the clock IP actually worked and it compiled pretty fast too. |
|
|
|
除非您和您的同学使用相同的ISE版本,否则很可能coregen可能会失败或挂起。
请确认您们两人使用相同版本的ISE。 或者,尝试在同学的系统上生成Block RAM核心。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 以上来自于谷歌翻译 以下为原文 Unless you and your classmate are using the same release version of ISE, it is quite possible that coregen might fail or hang. Please confirm that both of you are using the same version of ISE. Alternately, try generating the block RAM core on your classmate's system. -- Bob Elkind SIGNATURE: README for newbies is here: http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369 Summary: 1. Read the manual or user guide. Have you read the manual? Can you find the manual? 2. Search the forums (and search the web) for similar topics. 3. Do not post the same question on multiple forums. 4. Do not post a new topic or question on someone else's thread, start a new thread! 5. Students: Copying code is not the same as learning to design. 6 "It does not work" is not a question which can be answered. Provide useful details (with webpage, datasheet links, please). 7. You are not charged extra fees for comments in your code. 8. I am not paid for forum posts. If I write a good post, then I have been good for nothing. |
|
|
|
看看BRAM coregen在你同学的系统上是否有不同的作用。
如果没有,请向课程讲师寻求帮助。 可能是设置不正确,也可能是文件损坏。 如果这是经过验证的构建过程(由教师验证),则系统本地的某些内容必定是错误的。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 以上来自于谷歌翻译 以下为原文 See if BRAM coregen works differently on your classmate's system. If it doesn't, ask your course instructor for help. It's pos***le the setup is incorrect, also possible a file is corrupt. If this is a verified build process (verified by the instructor), something which is local to your system must be wrong. -- Bob Elkind SIGNATURE: README for newbies is here: http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369 Summary: 1. Read the manual or user guide. Have you read the manual? Can you find the manual? 2. Search the forums (and search the web) for similar topics. 3. Do not post the same question on multiple forums. 4. Do not post a new topic or question on someone else's thread, start a new thread! 5. Students: Copying code is not the same as learning to design. 6 "It does not work" is not a question which can be answered. Provide useful details (with webpage, datasheet links, please). 7. You are not charged extra fees for comments in your code. 8. I am not paid for forum posts. If I write a good post, then I have been good for nothing. |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1145浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
582浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
448浏览 1评论
2003浏览 0评论
727浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 16:52 , Processed in 1.184964 second(s), Total 53, Slave 47 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号