完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
相关推荐
3个回答
|
|
确实有点乱啊,提几点建议吧:
1 ,晶振下面尽量不要走其它信号线。地线太乱了,可以先不布,最后再铺地。MCU和其它IC芯片 的滤波电容与芯片越近越好。 2,如果不能保证3W原则,布线时信号线间距也要保持与信号线等宽。尽量做到相近的信号线等间距,保证电气距离和美观。 3,IO扩展的排针处,走线应规则,信号线与无关的焊盘间距也至少在一线宽。 4,布局时,要做到器件走线最短,最好把特定功能的电路模块化,模块之间肯定走线短。最后调整MCU或模块方向,使得走线最方便或过孔最少。 |
|
|
|
enen,谢谢指导
|
|
|
|
3D 图弄的很漂亮
|
|
|
|
只有小组成员才能发言,加入小组>>
9543 浏览 0 评论
8911 浏览 0 评论
13308 浏览 0 评论
4355 浏览 0 评论
4580 浏览 0 评论
314浏览 1评论
456浏览 1评论
IPC-6012E CN 2020中文 CN 刚性印制板的鉴定及性能规范
528浏览 1评论
343浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-1 07:32 , Processed in 1.235044 second(s), Total 83, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号