完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好!
我在我的设备中使用XC3SD1800芯片,并使用SPI主模式和M25P80闪存进行配置。 该芯片包含8 Mbit内存。 为了测试电路板,我创建了一个包含1个4位计数器和3个缓冲区的简单项目。 当我在Xilinx ISE v12.1中编译这个项目时,我得到一个大小为0.97 MBy的.bit文件! 它几乎完全填满了记忆。 我想问一下:这样的.bit文件大小对于这个设备是正常的,我必须更改配置内存芯片,否则它是程序版本的bug? 附: 对于Spartan 3E芯片,该项目包含PicoBlaze处理器,程序代码为此,2 UART和其他逻辑元素在编译后创建.bit文件,大小为270 kByte 如果有错误,谢谢你,对不起我的英语 以上来自于谷歌翻译 以下为原文 Hello! I'm using XC3SD1800 chip in my device and for it configuring using SPI master mode and M25P80 flash memory. This chip contain 8 Mbit of memory. For testing the board I create simple project that contain 1 4-bit counter and 3 buffers. When I compiled this project in Xilinx ISE v12.1, I get a .bit file with size 0.97 MByte !!!!! It is nearly completely fill the memory. I want to ask: such .bit file size is normal for this device and I must to change the configuration memory chip or it is a bug of program version? P.S. for Spartan 3E chip the project which contain PicoBlaze processor, program code for this, 2 UART's and other logic elements after compilation create .bit file with size 270 kByte Thanks and sorry for my English if there is some mistakes |
|
相关推荐
2个回答
|
|
阅读UG332,表1-4。
未压缩的配置文件将填满8Mbit内存。 您尝试过“压缩”格式吗? 您可以在ISE中为BitGen模块设置此项。 - 鲍勃埃尔金德 签名:新手的自述文件在这里:http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369总结:1。 阅读手册或用户指南。 你读过手册了吗? 你能找到手册吗?2。 搜索论坛(并搜索网页)以寻找类似的主题。 不要在多个论坛上发布相同的问题。 不要在别人的主题上发布新主题或问题,开始新的主题!5。 学生:复制代码与学习设计不同.6“它不起作用”不是一个可以回答的问题。 提供有用的详细信息(请与网页,数据表链接).7。 您的代码中的评论不需要支付额外费用。 我没有支付论坛帖子的费用。 如果我写一篇好文章,那么我一无所获。 以上来自于谷歌翻译 以下为原文 Read UG332, Table 1-4. Uncompressed config file will fill up an 8Mbit memory. Have you given 'compressed' format a try? You set this in ISE, for the BitGen module. -- Bob Elkind SIGNATURE: README for newbies is here: http://forums.xilinx.com/t5/New-Users-Forum/README-first-Help-for-new-users/td-p/219369 Summary: 1. Read the manual or user guide. Have you read the manual? Can you find the manual? 2. Search the forums (and search the web) for similar topics. 3. Do not post the same question on multiple forums. 4. Do not post a new topic or question on someone else's thread, start a new thread! 5. Students: Copying code is not the same as learning to design. 6 "It does not work" is not a question which can be answered. Provide useful details (with webpage, datasheet links, please). 7. You are not charged extra fees for comments in your code. 8. I am not paid for forum posts. If I write a good post, then I have been good for nothing. |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
2361 浏览 7 评论
2782 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2247 浏览 9 评论
3326 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2414 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
730浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
524浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
336浏览 1评论
742浏览 0评论
1935浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-9 09:18 , Processed in 1.273810 second(s), Total 80, Slave 63 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号