完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
如果您正在使用微型光纤处理器并编译软件代码并且整个图像适合FPGA RAM ...则成为ROM。
这是否意味着您每次要进行软件更改时都必须重新编译FPGA并获取新的.bit文件? 有更简单的方法吗? 此外,如果软件映像无法放入FPGA内部,可以将其放置在BPI闪存(配置闪存)等位置,然后通过存储在FPGA RAM中的引导加载程序加载到外部RAM中吗? 如果可以,那么需要哪些元件/电路走线才能实现这一目标? 以上来自于谷歌翻译 以下为原文 If you're using a microblaze processor and compile the software code and the entire image fits inside FPGA RAM...becomes a ROM. Does this mean you have to recompile the FPGA and get a new .bit file everytime you want to make a software change? Is there an easier method? Also, If the software image cannot fit inside FPGA RAM, can it be placed in a place such as BPI flash (configuration flash) and then be loaded into external RAM with a bootloader stored in FPGA RAM? If this is possible, what components/circuit traces are needed to make this realizable? |
|
相关推荐
1个回答
|
|
eilert,比如我在启动时将引导加载程序存储在RAM中,并将整个软件映像存储在闪存中。
如果没有足够的内部微型RAM,那么我是否需要在系统中安装RAM芯片 RAM的大小> =软件映像的大小? 此外,软件映像是否可以存储在与BPI类型配置的配置闪存相同的闪存中? 以上来自于谷歌翻译 以下为原文 eilert, say I have the bootloader stored in RAM on powerup and I have the entire software image stored in flash. If there is not enough internal microblaze RAM, then would I need to install a RAM chip in the system where size of RAM >= size of software image? Also, can the software image be stored in the same flash as the configuration flash for BPI type configurations? |
|
|
|
只有小组成员才能发言,加入小组>>
2416 浏览 7 评论
2821 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2292 浏览 9 评论
3372 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2459 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1146浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
582浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
448浏览 1评论
2003浏览 0评论
727浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 17:11 , Processed in 1.273222 second(s), Total 77, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号