完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
我有大电路来模拟ADS-DL。
(2009U1)在ADS未命名的网络中以“_net”开头。 具有此起始名称的所有网络都不会保存在数据集中。 默认情况下,Cadence netlister创建以“net”开头的网络。 没有下划线。 然后数据集包含所有网络。 这会生成巨大的数据集,导致冻结或崩溃(数据集大小> 40Gbytes)是否可以避免保存名为“netxxx”的网络。 我仍然想保存我在层次结构中的命名网。 任何暗示解决这个问题? 谢谢你:R13801于2012年10月27日上午8:10 以上来自于谷歌翻译 以下为原文 I have large circuit to simulate in ADS-DL. ( 2009U1) in ADS unnamed nets begin with "_net" . The all nets which have this beginning name are not saved in the dataset. By default Cadence netlister creates nets beginning with "net". There is no underscore. Then the dataset contains all nets. This generates huge dataset which create freeze or crash ( dataset size > 40Gbytes) Is it possible to avoid saving nets called "netxxx". I still want to save named nets I have in the hierarchy. any hint to workaround this problem ?? thank you Edited by: R13801 on Oct 27, 2012 8:10 AM |
|
相关推荐
2个回答
|
|
您好,您是否尝试过ADS原理图中模拟控制器的Output选项卡,并将“Node Voltages”的层次深度级别降低为1,并且可能仅使用Measurement方程输出所需命名节点的电压或
电线标签? 以上来自于谷歌翻译 以下为原文 Hello, Have you tried going to the Output tab of the simulation controller in the ADS schematic, and reducing the level of hierarchical depth for "Node Voltages" to 1, and perhaps use only Measurement equations to output the voltages of the desired named node or wire labels ? |
|
|
|
wiriwerwerw 发表于 2019-4-22 12:43 你好eyeung,是的,减少层次深度是一种减少节省的节点数量的方法。 现在对于复杂的电路,我仍然希望在层次结构中保存明确命名的节点(标记为电线)。 因此,您建议在测量方程中添加我仍想保存的所有命名节点。 谢谢你的想法。 我会尝试。 如果您或任何人可以通过ael脚本给出指示或帮助自动执行此操作,我将不胜感激。 谢谢。 以上来自于谷歌翻译 以下为原文 Hello eyeung, Yes, reduce the hierarchical depth is a way to reduce the number of saved nodes. Now for complex circuits I still want to save the nodes explicitely named ( wires labelled) in the hierarchy. So you propose to add in measurement equations all the named nodes I still want to save. thanks for the idea. I will try. I would appreciate if you or anybody could give directions or help to automate this with an ael script. thank you. |
|
|
|
只有小组成员才能发言,加入小组>>
1240 浏览 0 评论
2352 浏览 1 评论
2164 浏览 1 评论
2030 浏览 5 评论
2914 浏览 3 评论
983浏览 1评论
关于Keysight x1149 Boundary Scan Analyzer
713浏览 0评论
N5230C用“CALC:MARK:BWID?”获取Bwid,Cent,Q,Loss失败,请问大佬们怎么解决呀
813浏览 0评论
1240浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-30 10:05 , Processed in 1.492822 second(s), Total 80, Slave 62 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号