完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
|
|
相关推荐
13个回答
|
|
|
下电时为 C41 快速放电
|
|
|
|
|
|
假负载,当空载的时候为C41提供放电通道,不加一般也没有问题
|
|
|
|
|
|
可以去掉,芯片内置了一个同样的电阻。关闭时用于提供一个负载释放回路。
An internal OUT A2 1 5 O 230-Ω (typical) pull-down resistor prevents a charge remaining on VOUT when the regulator is in the shutdown mode (VEN low). |
|
|
|
|
|
使电容放电加速,如果不加C41的电压到mV级别的话放电速度特别的慢,之前用的一款芯片就是由于这个电容放电过慢导致芯片出BUG的。
|
|
|
|
|
|
那岂不是功耗很大
|
|
|
|
|
|
假负载,你后面的电容比较小,可以拿掉
|
|
|
|
|
|
1、这颗LDO空载也能稳定工作,应该不是为了提供最小输出电流而设定的;
2、内部下拉电阻在供电正常情况下受EN信号控制,在硬断电时需要外部下拉电阻提供放电回路(可能要满足掉电时序要求),具体要结合负载电路才清楚; |
|
|
|
|
|
内部应该有电容吧
|
|
|
|
|
|
|
|
|
|
|
|
不建议这种连接方式,如果实在要断电泄放,可以在输出端并联肖特基二极管或者增加模拟开关来控制泄放回路,如此,可以使正常工作时的功耗降低。
|
|
|
|
|
|
有的LDO内部有电阻,输出在绩效小负载时,电压可控,内部没有电阻的话,小负载电压会偏高
|
|
|
|
|
|
不是所有电路都实用
|
|
|
|
|
|
泄放电阻的作用
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
252 浏览 0 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2020 浏览 0 评论
1209 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
752 浏览 0 评论
1911 浏览 0 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 04:37 , Processed in 0.971486 second(s), Total 98, Slave 79 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
4770