完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
您好Xilinx社区,
我喜欢在时钟ADC和FPGA Spartan 6的通用时钟之间以90°的方式提供相位信号。 之前,我的信号使用not功能进行180°定相。 我的时钟信号只编码一位。 请问你能帮帮我吗! 最好的祝福, 以上来自于谷歌翻译 以下为原文 Hi Xilinx community, I like to have phase signal exactely in 90° between clock ADC and general clock of the FPGA Spartan 6. Before, my signal was phased by 180° using the not function. My clock signal coded in only one bit. Could you help me please! Best regards, |
|
相关推荐
1个回答
|
|
嗨,
根据我的笔记,您希望在进入FPGA时将ADC时钟相移90度。 如果我错了,请告诉我。 为此,您可以使用FPGA内部的MMCM或PLL来进行相移。 使用ISE安装打开coregen工具并打开Clock Wizardcore以根据需要生成输出时钟并进行所需的相移。 检查Xilinx.com上的Clocking Wizard文档,了解这个核心。 谢谢,AnirudhPS:请将此标记作为答案,以防它有助于解决您的问题。如果帖子引导您找到解决方案,请给予赞誉。 以上来自于谷歌翻译 以下为原文 Hi, From what i understand from your notes, you want to phase shift the ADC clock by 90 degrees when it enters the FPGA. Let me know if i am wrong. To do that you can use the MMCM or PLL inside the FPGA to doe the phase shift. Open the coregen tool with the ISE installation and open the Clock Wizardcore to generate the outputs clocks as necessary with the required phase shift. Check for the Clocking Wizard documentation on Xilinx.com to understand about this core. Thanks, Anirudh PS: Please MARK this as an answer in case it helped resolve your query.Give kudos in case the post guided you to a solution. |
|
|
|
只有小组成员才能发言,加入小组>>
2429 浏览 7 评论
2831 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2298 浏览 9 评论
3378 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2468 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
1370浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
596浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
460浏览 1评论
2013浏览 0评论
738浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-29 07:26 , Processed in 1.235210 second(s), Total 77, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号