完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛|
根据DM8148的手册,DM8148的HDVPSS具有视频采集、显示、处理(降噪、合并)等各种功能。HDVPSS作为DM8148的外设,其驱动程序由A8的Linux系统提供,位于tl-mcfw-rdkti_toolslinux_lspkernellinux-dvr-rdkarcharmmach-omap2ti81xx_vpss.c。但是根据我对mcfw框架的理解,对视频的处理由VPSS M3处理器控制HDVPSS完成。
请问,视频处理时,外设HDVPSS是由哪个处理器控制的,怎么控制的,是如何完成相应的视频处理功能的。处理器A8、处理器VPSS M3,外设HDVPSS这3者是什么关系,是如何协同工作的? 非常感谢您的回答 |
|
相关推荐
10 个讨论
|
|
Greatwayer 发表于 2019-2-22 16:50 Media controller系统中是双M3核,正如你所说,一个用于控制VPSS模块,一个用于控制HDVICP模块;可以看TRM文档了解一下。 1.2 Media Controller Subsystem www.ti.com/.../sprugz8g.pdf |
|
|
|
|
|
|
|
Greatwayer 发表于 2019-2-22 18:25 大概看了一下这个文档,感觉就是从3910页的《TMS320DM8127 and TMS320DM814x Technical Reference Manual.pdf》中抽取出来HDVPSS的部分,这部分看了一遍。最近看了《HDVPSS_UserGuide.pdf》收获很多,基本上以前的不理解都理解了。非常感谢您的指导 |
|
|
|
|
|
|
|
只有小组成员才能发言,加入小组>>
549 浏览 0 评论
1613 浏览 0 评论
2047 浏览 0 评论
为啥BQ7693003DBTR芯片在和BQ769X0盒子通讯时收不到信号?
1513 浏览 0 评论
DSP 28027F 开发板 XDS100v2调试探针诊断日志显示了 Error -150 (SC_ERR_FTDI_FAIL)如何解决
1337 浏览 0 评论
AT32F407在USART2 DMA发送数据时,接包接到了要发送的数据,程序还是处于等待传输完成的标识判断中,为什么?
1757浏览 29评论
2781浏览 23评论
请问下tpa3220实际测试引脚功能和官方资料不符,哪位大佬可以帮忙解答下
1724浏览 20评论
请教下关于TAS5825PEVM评估模块原理图中不太明白的地方,寻求答疑
1634浏览 14评论
两个TMP117传感器一个可以正常读取温度值,一个读取的值一直是0,为什么?
1645浏览 13评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 10:19 , Processed in 0.772020 second(s), Total 56, Slave 49 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1845