完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
你好
我试图用FPGA做vga控制器,但是我试图做的是用另一种嵌入式技术(arduino)发送信号,所以fpga接收这些信号将它们存储在内存中,然后在监视器中对图像进行预处理。 问题是它非常慢!!!,我实际上可以看到显示器的绘画。 我真的不知道为什么会这样。 记忆的长度是[2:0]记忆[65024:0]。 我不知道问题是,fpga接入所有内存需要花费多少时间。 以上来自于谷歌翻译 以下为原文 Hello Im trying to do vga controller with the fpga, but what im trying to do is to send the signals with another embedded technology(arduino) so the fpga receives those signals stores them in memory and then proyect the image in the monitor. The problem is that it is very slow!!!, i can actually see the painting of the monitor. and i really don´t know why that is happening. the lenght of the memory is of [2:0]memory[65024:0]. I don´t know if the problem is that it takes to much for the fpga to access to all the memory. |
|
相关推荐
3个回答
|
|
如果没有更多信息,没有人能够告诉你如何加速你的系统......
------------------------------------------“如果它不起作用 模拟,它不会在板上工作。“ 以上来自于谷歌翻译 以下为原文 Nobody is likely to be able to tell you how to speed up your system without a lot more information... ------------------------------------------ "If it don't work in simulation, it won't work on the board." |
|
|
|
这是我的代码!
PruebaVGA4.zip 293 KB 以上来自于谷歌翻译 以下为原文 this is my code! PruebaVGA4.zip 293 KB |
|
|
|
没看过你的代码,但如果你真的不知道发生了什么,为什么不先模拟你的设计呢?
您可以使用测试平台中的图像初始化内存,或者为您的arduino平台编写某种仿真模型。 由于您在显示器上形成了某种图像,我认为H-sync和V-sync信号的生成频率正确(至少在显示器的限制范围内)。 也许图像存储器的更新速度不够快。 以上来自于谷歌翻译 以下为原文 Haven't looked at your code, but why don't you start by simulating your design if you really don't know what is happening? You could initialize your memory with an image in the testbench or write some sort of simulation model for your arduino platform. Since you have some sort of image being formed on the monitor, I think the H-sync and V-sync signals are being generated with correct (at least within your monitor's limit) frequencies. Perhaps the image memory is not being updated fast enough. |
|
|
|
只有小组成员才能发言,加入小组>>
2384 浏览 7 评论
2800 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
2264 浏览 9 评论
3336 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
2431 浏览 15 评论
有输入,但是LVDS_25的FPGA内部接收不到数据,为什么?
759浏览 1评论
请问vc707的电源线是如何连接的,我这边可能出现了缺失元件的情况导致无法供电
548浏览 1评论
求一块XILINX开发板KC705,VC707,KC105和KCU1500
371浏览 1评论
1966浏览 0评论
685浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-25 18:10 , Processed in 1.271966 second(s), Total 83, Slave 66 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号