完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
我想做多个FPGA的时钟同步,目前的想法是用一个FPGA的内部时钟,复制到外接IO口,接到另一个FPGA的外部时钟引脚,波形有较小的相移但是可以保证同步。想问一下可以复制多次,驱动多个FPGA的同步吗。对驱动能力有什么要求?其中每一个FPGA都用的是一个EP4CE的最小系统板。
|
|
相关推荐
4个回答
|
|
|
输出到外接IO口,最好设置为专用时钟引脚,这个在芯片手册上可以查
|
|
|
|
|
|
|
|
|
|
|
|
驱动多少个都没多大关系,只要管脚够。可以通过DDIO控制输出延时。输出的频率多少呢?相位关系可以通过传递时间信息来计算延时补偿的,或者直接通过线路延时加进去就可以补偿了,只要控制要输入用专用时钟管脚,输出使用DDIO,其实延时很好控制的。
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
NVMe高速传输之摆脱XDMA设计50:主要功能测试结果与分析2 nvmePCIe高速存储
252 浏览 0 评论
NVMe高速传输之摆脱XDMA设计49:主要功能测试结果与分析1
1501 浏览 0 评论
907 浏览 0 评论
855 浏览 0 评论
658 浏览 0 评论
4425 浏览 63 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 00:18 , Processed in 0.729520 second(s), Total 81, Slave 63 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
3075