完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
这是我的写寄存器的时序,我写完后在ioupdate从高变低后再读,这里写和读的是CFR3(0x02),
读出来的数是寄存器的默认值,说明我没有写寄存器没有成功,手册上说proflie脚状态改变可以io更新,我试过了也不行。请你们帮我看看我的时序不对吗? 还是配置什么的不对。下面这幅图是我写完后读的完整的一个时序,我看到读出的值是默认值,0x1F3F4000 另外我有个问题,就是我在参考时钟输入的两个脚上差分输入一个时钟,不编程,是不是syncclk应该有个时钟输出,输出是这个差分时钟的1/4,还是1/8。我现在遇到的情况是差分输入了200M时钟,但是syncclk上没有时钟信号。这是芯片的问题吗? |
|
相关推荐
1个回答
|
|
您好!
1.经过仔细查看您发过来的时序图,建议您参照我们评估板软件的数据对相应的寄存器进行配置,器件的正常工作离不开系统时钟的正确设置,系统时钟有以下a, b两种实现方式: a.REF外接晶振,XTAL_SEL=1(引脚接1.8V),TYP=25MHz b.直接驱动,REF接信号源,XTAL_SEL=0 PLL enabled, 输入频率范围3.2~60MHz PLL disabled,输入频率范围60~1000MHz( Divider关时); 最大输入频率TYP=1900MHz( Divider开时)同时也要注意输入参考时钟的摆幅。评估板软件地址: http://www.analog.com/en/rfif-components/direct-digital-synthesis-dds/ad9910/products/EVAL-AD9910/eb.html 2.您采取直接输入200MHz时,请确认XTAL_SEL引脚接低电平。在default状态下,REFCKL input divider is selected,系统时钟为100MHz,SYNC_CLK 为系统时钟的4分频,即25MHz。 |
|
|
|
只有小组成员才能发言,加入小组>>
870 浏览 2 评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1311 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1907 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4246 浏览 2 评论
9006 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1437浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1656浏览 2评论
876浏览 2评论
1631浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1311浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-29 13:14 , Processed in 1.055364 second(s), Total 75, Slave 59 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号