完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
电子发烧友论坛|
您好,
我使用FPGA产生一个5MHz的时钟信号,0V-3.3V。为了测试产品的稳定性,需要在这个时钟信号的低电平位置叠加一个脉冲信号,此脉冲信号也是由FPGA产生,频率约为250Mhz。 我的问题是: ①:怎样控制脉冲信号的幅值,使其可以在0V到5V内可控?如需选用放大器,请问我需要的放大器的带宽满足什么条件? ②:怎样实现两种信号的叠加?是否有此类IC? ③:怎样把反向脉冲信号(一直是3.3V,当有触发的时候为0V,250MHz)叠加到5V的直流电源上? ④:我把5M的时钟信号分别经过带宽10MHz和带宽250Mhz的放大器组成跟随器,但是输出的时钟信号完全变形,类似于三角波。请问这是为什么? |
|
相关推荐
1个回答
|
|
|
1. 250MHz的脉冲信号,使用放大器,带宽需要至少3GHz;
2. 很难做到两个信号相加; 3. 叠加是可能的,但是叠加后如何有和直流电源相同的驱动能力是一个问题; 4.10MHz放大器的带宽太窄; |
|
|
|
|
只有小组成员才能发言,加入小组>>
寻求ADF5355类似的微波源,在DC-15GHz内,锁频时间在1ms内
1815 浏览 0 评论
1668 浏览 0 评论
1031 浏览 0 评论
1129 浏览 0 评论
ADF5355失锁: 在用ADF5355进行多次扫频时,延时给了500ms还是经常会失锁
1217 浏览 0 评论
2123浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
2151浏览 2评论
1204浏览 2评论
使用ADI官方提供的no-OS來接收GPS L1(1575.42MHz)的資料
1428浏览 1评论
2007浏览 1评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-15 03:30 , Processed in 1.462618 second(s), Total 44, Slave 37 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
666