完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
分析: LTP输入低电平时候,实际基极点位是VCC_5V 通过51K和1K的分压,大约等于0.088V,此时三极管截止,INVERTED输出5V高电平,输出电阻56k,normal输出0.088v,当LPT输出高电平时候,基极电平在VCC_5V和输入共同作用下,应该5V左右,但三极管会导通,导通后发射极会有0.6V导通电压,所以基极电位会被拉到三极管发射极导通压降,也就是0.6V左右。 解决办法: 在基极同样加上56k电阻,这样在三极管导通时候就不会吧NORMAL点拉低了。输入高电平时候,NORMAIL点电平为1K和后面电阻并联分压,所以会是高电平。输入低电平时候,三极管截止NORMAL点电平为VCC-5V 在1K电阻上的分压。
我觉得低的原因是,放大管工作在放大区,但是无论三极管工作在那个状态,三级管的Ube导通压降不会超过0.7V,发射极为0V,所以基极B点的电压基于等于0.7V,所以无论你多少电压,Ube导通都是0.7V左右,要想解决该的问题,因该加一个电阻,此电阻有反馈作用,具体多少根据反馈量来决定。理论三极管不导通时是0V,由于半导体制造的缺陷,会存在一定的漏电流,会产生一个寄生电容,不导通时,此时的电压是Ube寄生电容的电压,因为可能是0-0.1V左右,要想解决上面的该因该在b极并联一个电阻,看我讲的正不正确,网提出建议。
举报
郝埃连
jjll652
丘棉袄
沉默·饿狼
王栋春
张凯
豆煮花生
1498227845
查看全部评分
Johnny宝二哥
林基强
你正在撰写讨论
如果你是对讨论或其他讨论精选点评或询问,请使用“评论”功能。
发布讨论
有源晶振需要包地吗?如果需要像这样的有源晶振如何包地?
252 浏览 0 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2020 浏览 0 评论
充放电板子 线路引脚问题
1209 浏览 0 评论
USB Type-C的双角色端口(DRP)我这样设计可以吗?
752 浏览 0 评论
AD421环路输出,没有电流
1911 浏览 0 评论
电子发烧友网
电子发烧友论坛
查看 »
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 04:33 , Processed in 1.433285 second(s), Total 96, Slave 75 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com