完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
PGA的设计一般都是需要设置高阻状态的。
|
|
|
|
|
|
|
|
|
|
|
|
不是有内部上拉/下拉么?用软件方法试试
|
|
|
|
|
|
|
|
|
|
|
|
一般都是做悬空处理的啊,特别是想征程低功耗设计的时候是很有必要的
|
|
|
|
|
|
|
|
|
|
|
|
最好不要悬空,这样的引脚信号不稳定。
|
|
|
|
|
|
这个悬空引脚电压不一定怎么变化。
|
|
|
|
|
|
可以弄个上拉电阻弄成高电平。
|
|
|
|
|
|
初始化会把所有IO口设置为输入状态
|
|
|
|
|
|
如果输入口悬空,可能会导致输入电平处于非0和非1的中间状态
|
|
|
|
|
|
如果接地,就用0电阻接地,如果悬空就拉出来带个过孔。那边是空接。这样你想试用的时候可以通过引出的这个孔焊接飞线或者焊接元件。
|
|
|
|
|
|
输入口不要悬空,尤其是输入阻抗高的,更不能悬空。
|
|
|
|
|
|
如果是IO口内带上拉电阻的,则可使用内部上拉电阻使其电位固定。
|
|
|
|
|
|
如果要低功耗就不能悬空了。
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
STM32F405驱动DS1302时钟模块,输出时间错乱该怎么排查?
2810 浏览 2 评论
stm32f405rgt6驱动DS1302ZN出现时间错乱问题
2420 浏览 1 评论
stm32用fsmc读取ad7606采集数据,数据不变,只有开发版复位才更新数据
2288 浏览 0 评论
2404 浏览 1 评论
1643 浏览 1 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 07:07 , Processed in 1.015665 second(s), Total 100, Slave 83 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
1645