完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
经过仔细检查,昨天发的帖子有误,现将情况重新描述。还是按照技术文档第20页的CS模式4线无忙指示设计电路,使用过程中发现有两个问题,已经截图放在附件。图片中黄色波形是CNV,绿色波形是SDI1,蓝色波形是SDI2,红色波形是SDO。文件名为“SDI1高阻保持”的图片展示的是在SDI1为低电平有效时SDO保持了一段时间的高阻状态,造成数据高位丢失的情况;文件名为“转换时间没有回到高阻保持了高电平”的图片展示的是在SDI1和SDI2均为高电平的转换时间段内,SDO没有回到高阻状态,一直保持高电平,且在SDI1低电平有效时也保持了一段时间的高电平,造成数据错误的情况。以上两种情况是从示波器捕获到的长串数据中截取的两段,在整个长串数据中这两种情况都是交替出现的,从来没有出现过正常的情况,只有SDI2为低电平有效时SDO上的数据是一直正常的。设计中SCLK使用了12.8M的时钟,CNV的频率为200K,即一个200K的采样周期内共有64位数据。CNV的上升沿距离SDI1的下降沿为1.25微秒,我查了一下技术资料该芯片的转换时间是0.5微秒到2.2微秒,这个范围是跟SCLK的快慢有关吗?会不会是还没有转换完就读出数据这个问题呢?感觉好像不是那么简单,求高人指点,多谢!
|
|
相关推荐
1个回答
|
|
1. AD7685当VDD=5V时, 转换时间是0.5微秒到2.2微秒, 即温度范围内转换时间最大是2.2us, CNV上升沿之后最少2.2us才可以读数, SDI1出现下降沿, 否则ADC并没有转换完成. 所以,SDI1读到的数是错的, 而当SDI2下降沿开始读数时, AD7685转换时间已经大于2.2us,转换完成, 所以读数正确.
2. 解决方法就是, CNV上升沿后至少2.2us再开始SDI1下降沿读数. 要达到CNV 200kHz, 可以把SDI2下降沿时间提前到紧跟SDI1上升沿后. 或提高SCK的频率. |
|
|
|
只有小组成员才能发言,加入小组>>
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1295 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1893 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4235 浏览 2 评论
8992 浏览 1 评论
3137 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1419浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1642浏览 2评论
1614浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1295浏览 2评论
210浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-23 02:47 , Processed in 0.783624 second(s), Total 49, Slave 42 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号