完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
ad9915的ref_clk为40Mhz,在PLL使能关闭的时候,sync_clk输出为2.5MHz的时钟信号。
但是当打开PLL使能的情况下,分频器系数为0x1F,期望得到 40*31*2=2480MHz的sysclk,但是用示波器观察sync_clk没有输出,而sync_out输出如下图,按照下图的频率,sysclk = sync_out*384 = 6620.16Mhz。。。我不太明白是哪里出现了问题,特来求助 寄存器配置如下: CFR1 = SINE_OP|EXT_PDWN; CFR2 = SYNC_CLK_EN|SYNC_OUT_EN|SYNC_IOMUX_EN; CFR3 = LCK_DTCT_EN|PLL_EN; |
|
相关推荐
5个回答
|
|
请给出所有寄存器数值以及PDF格式原理图。
|
|
|
|
您好,我想咨询下,AD9915,能不能产生除正弦波以外的其他波形呢?谢谢 |
|
|
|
Hi Henry AD9914只能产生正弦波信号。 |
|
|
|
|
|
|
|
你好 你最后的PLL锁定了吗 能说下你的参数配置吗 QQ:632883797
|
|
|
|
只有小组成员才能发言,加入小组>>
994 浏览 2 评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1388 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1940 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4272 浏览 2 评论
9063 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1528浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1695浏览 2评论
994浏览 2评论
1671浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1388浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-24 05:50 , Processed in 0.725896 second(s), Total 86, Slave 70 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号