完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
我不打算在这个设计上做一个完整的DFM,DFT,但你可以阅读有关如何降低成本而无需手工填充零件,添加测试点,改为使用微通道(很多)以及在上电复位后使用指示器进行自检代码用于故障检测和隔离的代码。
|
|
|
|
|
|
我建议使用从NRST到VDD的上拉电阻和一个feritte磁珠+ 100nF + 1uF旁路电容,以便在使用ADC时将VDDA从VDD中剔除。此外,你应该为BOOT0引脚实现跳线,以便可以在VDD和GND之间进行选择以更改引导配置。
对于PCB设计,我建议使用更多的过孔连接顶层和底层GND层。此外,应该添加一些安装孔。你也可以将所有旁路电容放在电路板下,通常这样,从VDD到GND的距离最小,而其他GPIO的空间更大。我看到你有一个底部的VDD层,你不需要在2层pcb上。只需在底部使用一个GND层,并在需要时仅为VDD分开走线。
|
|
|
1 条评论
|
|
|
不需要再添加两个旁路电容,但是如果使用ADC降低噪声,使用铁氧体磁珠时会更好,然后直接在VDDA引脚上使用100nF + 1uF。
|
|
|
|
|
|
没特殊要求,磁珠直接用0R就是了
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
STM32F405驱动DS1302时钟模块,输出时间错乱该怎么排查?
2797 浏览 2 评论
stm32f405rgt6驱动DS1302ZN出现时间错乱问题
2403 浏览 1 评论
stm32用fsmc读取ad7606采集数据,数据不变,只有开发版复位才更新数据
2276 浏览 0 评论
2388 浏览 1 评论
1637 浏览 1 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-1 23:55 , Processed in 0.887928 second(s), Total 105, Slave 79 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
4963