完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
SPI的时钟只能从PCLK的2、4、8、16、32、64、128、256分频(CR1寄存器BR[2:0])中选择吗?PCLK为72M,因还有使用APB2的其它外设,PCLK的频率不可减慢,而SPI接口的外设又要求时钟2.4M,该如何设置呀?
|
|
相关推荐
6个回答
|
|
|
|
|
|
我的问题是,SPI的时钟是否是仅由SPI-CR1寄存器中的BR[2:0]三个位来分频的?在PCLK = 72M情况下,如何通过分频得到2.4M的SPI时钟
|
|
|
|
首先确定你的参考时钟,然后在这个参考时钟上进行分频.
|
|
|
|
参考时钟?SPI1时钟不就是从APB2时钟分频而来吗?我想要了解的就只是,APB2时钟为72M情况下,是否只能选择2、4、8、16、32、64、128、256这几个分频系数?如果不是,请各位高手详细说下该如何设置,才能使SPI1时钟为2.4M?
|
|
|
|
主模式和从模式的快速通信:最大SPI速度达到18MHz.如果你APB2一定不能改的话,有时候那个你需要的SPI时钟你很难设定的刚刚好的。
|
|
|
|
APB1的最高频率是36MHz,APB2的最高频率是72MHz,而PCLK1和PCLK2一般也默认配置为其最高工作频率36M和72M,如下表所示:
SPI1时钟由APB2时钟分频而来,可以选择2、4、8、16、32、64、128、256这几个分频系数。而手册规定STM32的SPI时钟最快是18MHz。对于STM32F103的SPI1接口时钟,由72M的PCLK2分频得到,所以分配系数大于等于4(72M/4 = 18M)。对于STM32F103的SPI2/3接口时钟,由36M的PCLK1分频得到,所以分配系数大于等于2(36M/2 = 18M)。 如果配置SPI1时选择了fPCLK/2的二分频选项,那么理论上SPI1的时钟将为36MHz,经过我们实际测量也确实为36MHz。但是这个频率大于手册中最快18Mhz的要求。如果大家追求高速率使用36MHz,建议大家一定要加强测试环节,同时不建议大家在工控产品等高可靠性的场合使用。 --摘自神舟STM32开发板手册 |
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1441 浏览 1 评论
AD7686芯片不传输数据给STM32,但是手按住就会有数据。
1373 浏览 3 评论
3018 浏览 0 评论
如何解决MPU-9250与STM32通讯时,出现HAL_ERROR = 0x01U
1519 浏览 1 评论
hal库中i2c卡死在HAL_I2C_Master_Transmit
1949 浏览 1 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-4 02:50 , Processed in 0.616995 second(s), Total 54, Slave 47 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号