完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
|
我看了很多资料及总结,说了上下拉电阻一般是1k-10k左右,但是不太清楚为什么图里的是100k,而且我看了数据手册,最大集电极电流不超过50mA就行了
|
|
相关推荐
2个回答
|
|
|
你以为电阻是限流的么?加大电阻只是减少了集电结功耗,另外对一个电流,你电阻大一点,输出信号是不是就大一些。大的电阻也会强迫集电极电压下降而更容易饱和。然后必须要注意到,加大电阻意味着输出电阻增大,带动后级也许会存在障碍,一般数字器件电压型器件应是问题不大。
最佳答案
|
|
|
|
|
|
关键是要结合后续电路来分析 电阻大一些 对光耦的冲击也就越小一些
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
327 浏览 0 评论
664 浏览 0 评论
1957 浏览 0 评论
1282 浏览 1 评论
5V供电情况下JFET前级放大电路怎么实现,JFET能不能先将信号放大到2-3mv,然后在用单运放进行1000倍左右放大?
2452 浏览 1 评论
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-10 12:43 , Processed in 0.560863 second(s), Total 47, Slave 38 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
7973