完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
大家好!
最近在使用AD9144芯片,调试JESD204B接口出现了一些问题,暂时没有头绪,期盼能得到各位的指点。 AD9144的主要配置如下:8条JESD204B链路,subclass1,速率为4.8Gbps,DAC参考时钟为240MHz,使用内部PLL倍频到960MHz作为DAC的采样频率,采用了mode1,F=1,S=1,K=32,M=4,2倍插值;与AD9144对接的是xilinx的V7 FPGA,使用了xilinx提供的JESD204B core,可以发送正弦波数据到DAC芯片。 目前的调试情况:根据手册提供的配置流程配置AD9144,查询相关寄存器,DAC PLL和Serdes PLL已锁定,查询470和471寄存器,其值为FF,说明已经达到Code Group sync和Frame sync,但是472寄存器为0,说明有checksum错,且SYNC~信号会周期性拉低(每16个周期拉低一个周期),查询寄存器,报告有bad running disparity错误;查询30C和30D寄存器(lane fifo status),有部分链路报告FIFO full,是否说明数据已经写到AD9144的lane FIFO中?从FPGA侧的JESD204B core来看,数据可以从用户逻辑发送到core中(没有达到同步状态时,无法将数据发送到core中)。但是使用示波器观测AD9144的模拟端输出,没有看到任何波形,不知道是哪一块出了问题。 总的来说,有两个问题:一是SYNC~信号周期性拉低,报告有bad running disparity错误,二是模拟端没有任何波形输出。 请大家看看主要的问题在哪里,多谢了! |
|
相关推荐
|
|
只有小组成员才能发言,加入小组>>
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1292 浏览 2 评论
ADP5092 SYS端口为2.09V,但是REG_OUT为0是什么原因?
1893 浏览 1 评论
ad7193差分输入ain1与ain2差是正值时,读到电压与实际值误差小,但为负值值,误差就变的很大
4233 浏览 2 评论
8990 浏览 1 评论
3136 浏览 1 评论
ADC3442采集,分析数据出现有规则毛刺,请问是哪方面的问题啊?
1414浏览 3评论
AD7190状态寄存器一直是0x80,连续转换模式下RDY不拉低
1640浏览 2评论
1608浏览 2评论
给ADUM4223 增加信号驱动15V电压就不正常, 波动很大会被烧是什么情况?
1292浏览 2评论
207浏览 2评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-22 00:53 , Processed in 0.871213 second(s), Total 73, Slave 56 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号