完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
| 回复本帖可获得 1 分积分奖励! 每人限 1 次 | |

|
最初的步骤,对原理图进行DRC检查,没问题,然后tools →creat neilist,生成网表。然后在allegro中,import 然后选择logic将网表文件进行导入,画一个矩形的package routin,然后quickplace。
后来! 发现原理图中有3根线连反,按照同样的方式,结果一导炸了!画完的板子效果全没了。 后来由于电脑出了点问题,我就一直没去试。我估计就是在orcad如上图的设置里,选中Create or Update PCB Editor Board,然后Place Changed的复选框里选择never。这样是不是就起到了update的更新效果,然后是不是在allegro中就不用quickplace这个按钮了。 还请各位不吝赐教,积分都是小事。
评分
|
||
相关推荐
8个回答
|
||
回帖奖励 +1 分积分
你没保存吗 ?
|
|
|
|
|
回帖奖励 +1 分积分
正常如果没改位号的话,再导一遍网表就可以了,不用选Create or Update PCB Editor Board
|
|
|
|
|
回帖奖励 +1 分积分
我觉得还是多试几次
|
|
|
|
|
回帖奖励 +1 分积分
我导入的时候都是更改的部分变动啊,其他的都没动。。。
|
|
|
|
|
回帖奖励 +1 分积分 |
|
|
|
|
回帖奖励 +1 分积分
如果没有改原理图中对应的器件位号的话,应该不会出现楼主所述的情况吧,至少我还没有出现过。
|
|
|
|
|
回帖奖励 +1 分积分
我原来是原理图线画反了,allego pcb不要动,把原理图修改好重新生成网表再导入allego 再把线改一下就好了。不需要quick place
|
|
|
|
|
|
一般导入下就行 除非增加了元器件才需要PLACE
|
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
/9
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2025-12-2 01:40 , Processed in 2.149032 second(s), Total 95, Slave 74 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191

淘帖
2874