完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
本帖最后由 qin774710093 于 2018-1-3 15:23 编辑
求助,如图,由于走线空间限制,图中的线在经过过孔时线宽变细(此时差分约束跟预期不一致,primary部分为所需线宽线间距),这时信号的阻抗发生变化,而经过这个区域后线宽恢复正常,整个过程中阻抗有两次不连续,这种做法跟走线始终按照图中Neck width的线宽来走线(整个过程也是两次阻抗不连续),相比之下有什么优势
|
|
相关推荐
1个回答
|
|
自己顶一下。。。。。。。。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1853 浏览 1 评论
分享资深硬件工程师用cadence仿真DDR3 SDRAM视频---- sigxplorer信号完整性仿真例子 ...
75960 浏览 319 评论
5524 浏览 1 评论
31600 浏览 2 评论
李增老师:Cadence Allegro 17.2 如何制作逼真的3D PCB模型和进行3D设计检查
14897 浏览 11 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-11-25 07:44 , Processed in 0.654107 second(s), Total 72, Slave 54 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号