完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
FPGA是xc2v3000,PROM用的是xcf16p。配置文件是mcs格式的,用jtag模式烧写进入prom的。
我在完成主串模式成功配置的基础上,将两者d1-d7数据接口分别相连,同时也将FPGA的c***和rdwrb接地,同时也将FPGA的m0m1m2调整为1.1.0,配置文件没有更改过,与主串使用的一致,可是却无法成功配置。我怀疑是配置文件的产生需要BITGEN设置,但是没有找到具体操作细节,请问有使用过主并模式的前辈给点建议吗? 或者请使用过主并配置模式的老师给个联系方式,进行交流! |
|
相关推荐
1个回答
|
|
真的希望有人能帮助我,主并模式与主串模式就多了几个接口。为什么就不能配置成功,知道和知乎都问了,现在就剩下问Xilinx的官方技术员了。
|
|
|
|
你正在撰写答案
如果你是对答案或其他答案精选点评或询问,请使用“评论”功能。
1333 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1041 浏览 0 评论
2408 浏览 1 评论
2113 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2376 浏览 0 评论
1872 浏览 49 评论
6009 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-22 12:27 , Processed in 0.481734 second(s), Total 71, Slave 53 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号