完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
这两天刚接触EDA设计,借了块实验板,发现用verilog语句编写程序与单片机的思维看似相似,实则千差万别。例如以下程序: 如果想要用两个按键SW1(start),SW2(stop)均为高电平有效;控制流水灯的开关该怎样改写?谢谢指教。
module led_run(mclk,led);input mclk; output [7:0] led; reg [7:0] led; reg [24:0] count; reg [3:0] state; wire clk; always @ (posedge mclk) count=count+1'b1; assign clk=count[24]; always @ (posedge clk) begin case(state) 4'd0:led=8'b0000_0001; 4'd1:led=8'b0000_0010; 4'd2:led=8'b0000_0100; 4'd3:led=8'b0000_1000; 4'd4:led=8'b0001_0000; 4'd5:led=8'b0010_0000; 4'd6:led=8'b0100_0000; 4'd7:led=8'b1000_0000; 4'd8:led= 8'b1000_0000; 4'd9:led= 8'b0100_0000; 4'd10:led=8'b0010_0000; 4'd11:led=8'b0001_0000; 4'd12:led=8'b0000_1000; 4'd13:led=8'b0000_0100; 4'd14:led=8'b0000_0010; 4'd15:led=8'b0000_0001; endcase state=state+1'b1; end endmodule |
|
相关推荐 |
|
只有小组成员才能发言,加入小组>>
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-21 08:09 , Processed in 0.540136 second(s), Total 62, Slave 46 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号