完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
【作者】:张宇;王友仁;张砦;
【来源】:《小型微型计算机系统》2010年03期 【摘要】:目前可重构硬件的容错机制大多采用重新布局布线的方法,但是需要很长的重布线时间,难以满足工程应用的需要.为此,提出一种支持可重构单元阵列快速容错的辅助布线电路,该电路结构由二维的辅助布线模块构成,每个辅助布线模块可以读取并修改所在可重构单元的可编程开关配置数据.可重构单元阵列容错时,辅助布线电路代替外部软件执行故障线网的取消和线网重布线过程.以4位并行乘法器为例,证明了在系统容错时辅助布线电路可以有效地加速故障线网取消和重布线过程 【关键词】:可重构单元阵列;;容错系统;;硬件辅助布线;;乘法器 【DOI】:CNKI:SUN:XXWX.0.2010-03-036 【正文快照】:1引言随着半导体工艺的不断发展,电子系统正朝着结构复杂化、高度集成化的片上系统(system-on-chip,SOC)方向发展,随着集成度的不断提高,电子系统在生命周期内故障发生的可能性也越来越大.可重构硬件的出现,为电子系统的容错设计提供了更灵活的方法和平台.可重构硬件及其应用研 |
|
相关推荐 |
|
浏览过的版块 |
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-4 02:25 , Processed in 0.438229 second(s), Total 39, Slave 29 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号