完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
1、PCB时钟频率超过5MHZ或信号上升时间小于5ns,一般需要使用多层板设计。
9 O. V2 H7 H9 {% m" Q e 原因:采用多层板设计信号回路面积能够得到很好的控制。 ~/ x- W4 L+ A: j ? 2、对于多层板,关键布线层(时钟线、总线、接口信号线、射频线、复位信号线、片选信号线以及各种控制信号线等所在层)应与完整地平面相邻,优选两地平面之间。7 q% o3 n3 ^/ K6 V) { A 原因:关键信号线一般都是强辐射或极其敏感的信号线,靠近地平面布线能够使其信号回路面积减小,减小其辐射强度或提高抗干扰能力。, C/ b4 S9 `3 o- ?+ x9 p1 J6 u + v2 e/ k7 P5 D' {& N t; ] 1 i: c+ Z7 r# q, u% r 3、对于单层板,关键信号线两侧应该包地处理。1 E7 B a/ z" E, {) ~0 o" W% r) h/ C 原因:关键信号两侧包地,一方面可以减小信号回路面积,另外防止信号线与其他信号线之间的串扰。9 a y6 r' j6 $ z4 r ( G$ L3 O! S4 u. d% a, G0 e: L 4、对于双层板,关键信号线的投影平面上有大面积铺地,或者与单面板一样包地打孔处理。 $ y. M" t, e5 W5 Z K6 }' r' E 原因:与多层板关键信号靠近地平面相同。5 n" z9 Q9 k! i, p 6 k/ y6 J% @5 C$ u# u2 V 5、多层板中,电源平面应相对于其相邻地平面内缩5H-20H(H为电源和地平面的距离)。* g% r6 s5 A4 S/ h; H9 I- d! m; D5 m 原因:电源平面相对于其回流地平面内缩可以有效抑制边缘辐射问题。) Y; }5 f! |' c% w1 `. i/ n H' Y1 _; [6 c1 t7 P" }& I: u 6、布线层的投影平面应该在其回流平面层区域内。 原因:布线层如果不在回流平面层的投影区域内,会导致边缘辐射问题,并且导致信号回路面积增大,从而导致差模辐射增大。 : o6 p1 t& s) J 7、多层板中,单板TOP、BOTTOM层尽量无大于50MHZ的信号线。0 h8 s/ C) P; o9 }1 X3 c4 w 原因:最好将高频信号走在两个平面层之间,以抑制其对空间的辐射。 . y% A3 O/ }4 I. `8 o1 a 8、对于板级工作频率大于50MHz的单板,若第二层与倒数第二层为布线层,则TOP和BOOTTOM层应铺接地铜箔。( x# Q( i% F" t1 r5 q6 a Z l 原因:最好将高频信号走在两个平面层之间,以抑制其对空间的辐射。. 5 d5 L j' G% V 4 n- n+ u. u; T8 ?. ~0 v 9、多层板中,单板主工作电源平面(使用最广泛的电源平面)应与其地平面紧邻。3 c m& h# B3 B7 @. X* W 原因:电源平面和地平面相邻可以有效地减小电源电路回路面积。 0 P; j. H) W4 h5 n: j9 ^ 0 A& o3 u. a' r/ U' h 10、在单层板中,电源走线附近必须有地线与其紧邻、平行走线。 原因:减小电源电流回路面积。 , E3 z1 ~9 `3 l* p* L7 y. G' B 11、在双层板中,电源走线附近必须有地线与其紧邻、平行走线。7 b! Z( G5 o! d& U , w/ I( o: N6 p* E5 Y 原因:减小电源电流回路面积。 ) Q, }/ D) d! V% i7 n3 Y$ t$ V ' r! q9 s/ T4 r0 b3 _ 12、在分层设计时,尽量避免布线层相邻的设臵。如果无法避免布线层相邻,应该适当拉大两布线层之间的层间距,缩小布线层与其信号回路之间的层间距。3 Y H3 h; Z9 ~* d6 L 0 P' o* O, @3 i 原因:相邻布线层上的平行信号走线会导致信号串扰。, ~9 o/ e P( Y) D 1 J( ?- B& }) Q- L$ [ 13、相邻平面层应避免其投影平面重叠。0 F$ h% a/ E9 B- B# j ' X9 T! W3 z) A) M( q 原因:投影重叠时,层与层之间的耦合电容会导致各层之间的噪声互相耦合。5 ~, Q3 O5 x7 f+ X, b# u' T2 Z 6 n. g x" d' @7 x. h % P7 z8 {1 s6 j 14、PCB布局设计时,应充分遵守沿信号流向直线放臵的设计原则,尽量避免来回环绕。 原因:避免信号直接耦合,影响信号质量。; n2 V, G2 X" g. B5 L% F 15、多种模块电路在同一PCB上放臵时,数字电路与模拟电路、高速与低速电路应分开布局。 原因:避免数字电路、模拟电路、高速电路以及低速电路之间的互相干扰。 4 t) h, [/ F: b- U& [ # |" `! o2 R% W' ^1 u2 N 16、当线路板上同时存在高、中、低速电路时,应该遵从高、中速电路远离接口。1 n' Q! i: M* D. x M; w3 x) }- ~8 b% Z7 [8 a8 H 原因:避免高频电路噪声通过接口向外辐射。 9 v2 g4 o% x5 o( T+ n* B6 X. v. n 17、存在较大电流变化的单元电路或器件(如电源模块:的输入输出端、风扇及继电器)附近应放臵储能和高频滤波电容。$ G U+ M4 G: s2 y! ]9 k3 i- Z 原因:储能电容的存在可以减小大电流回路的回路面积。 ; I. : |/ F0 N* u; K. M 18、线路板电源输入口的滤波电路应靠近接口放置。 6 }& g; k, e) D( F, Y0 `8 y- x 原因:避免已经经过了滤波的线路被再次耦合。' L* d8 S" v* a6 h& s , f9 j" [ q: j* t4 m/ |7 W- Y7 g" ` 19、在PCB板上,接口电路的滤波、防护以及隔离器件应该靠近接口放置。 原因:可以有效的实现防护、滤波和隔离的效果。 # K3 c6 h8 o) b 20、如果接口处既有滤波又有防护电路,应该遵从先防护后滤波的原则。 0 C* ~3 Y; G% o" d/ G 原因:防护电路用来进行外来过压和过流抑制,如果将防护电路放臵在滤波电路之后,滤波电路会被过压和过流损坏。 ! m! % p A4 w2 Q9 Z 21、布局时要保证滤波电路(滤波器)、隔离以及防护电路的输入输出线不要相互耦合。" O3 v0 s2 K8 ?, P2 I, i 原因:上述电路的输入输出走线相互耦合时会削弱滤波、隔离或防护效果。' E& [* h4 A% c6 i/ K6 } ) y0 i } G. ?7 M! l) R4 ]0 U& U 9 y- o* r% E5 n n7 c C 22、单板上如果设计了接口“干净地”,则滤波、隔离器件应放臵在“干净地”和工作地之间的隔离带上。 / R( }% x) ^; X t4 Q+ x 原因:避免滤波或隔离器件通过平面层互相耦合,削弱效果。 0 P3 * U3 C: w! R$ U% s 23、 “干净地”上,除了滤波和防护器件之外,不能放置任何其他器件。 原因:“干净地”设计的目的是保证接口辐射最小,并且“干净地”极易被外来干扰耦合,所以“干净地”上不要有其他无关的电路和器件。9 t! A) k7 `' r5 s f ! B2 3 y- M& i/ `) W c 24、晶体、晶振、继电器、开关电源等强辐射器件远离单板接口连接器至少1000mil。 原因:将干扰会直接向外辐射或在外出电缆上耦合出电流来向外辐射。 ( x* ?2 L6 f# U2 y 25、敏感电路或器件(如复位电路、:WATCHDOG电路等)远离单板各边缘特别是单板接口侧边缘至少1000mil。 8 k' ?2 E- f7 V- L" ^0 `; p4 N4 ~ 原因:类似于单板接口等地方是最容易被外来干扰(如静电)耦合的地方,而像复位电路、看门狗电路等敏感电路极易引起系统的误操作。 26、为IC滤波的各滤波电容应尽可能靠近芯片的供电管脚放臵。0 B, c) u8 # T. [0 A- [4 原因:电容离管脚越近,高频回路面积越小,从而辐射越小。 ; F: Y! i2 I& L3 h I; o u1 ~8 G+ o# S1 J9 o+ 27、对于始端串联匹配电阻,应靠近其信号输出端放臵。. N$ {4 G5 J8 {. E$ H" T- t- n 原因:始端串联匹配电阻的设计目的是为了芯片输出端的输出阻抗与串联电阻的阻抗相加等于走线的特性阻抗,匹配电阻放在末端,无法满足上述等式。 28、PCB走线不能有直角或锐角走线。+ ^9 n8 q: {3 I9 M% f+ @7 i 原因:直角走线导致阻抗不连续,导致信号发射,从而产生振铃或过冲,形成强烈的EMI辐射。! h2 o. J1 J8 @( T: i" x # n! L) `! h8 z1 C 29、尽可能避免相邻布线层的层设臵,无法避免时,尽量使两布线层中的走线相互垂直或平行走线长度小于1000mil。# O# `- b; u# ?, Q 原因:减小平行走线之间的串扰。 # c# T: E$ }& P- [ 30、如果单板有内部信号走线层,则时钟等关键信号线布在内层(优先考虑优选布 线层)。 2 Z; g2 G- @+ ?$ k# I- K* j5 ^ 原因:将关键信号布在内部走线层可以起到屏蔽作用。 . y! V) k2 e8 y0 I' R$ v & m3 ^" b* u* Q8 B$ @ 31、时钟线两侧建议包地线,包地线每隔3000mil打接地过孔。 原因:保证包地线上各点电位相等。- b' v. `, y- Z% O3 h1 n 7 V Y' o7 z( b2 X+ |9 P1 H0 c 32、时钟、总线、射频线等关键信号走线和:其他同层平行走线应满足3W原则。$ g0 P! |+ W. P3 ?+ t1 A. v 原因:避免信号之间的串扰。 ! h5 x( Z9 J' N' O; D1 ~, s8 a 33、电流≥1A的电源所用的表贴保险丝、磁珠、电感、钽电容的焊盘应不不少于两个过孔接到平面层。 原因:减小过孔等效阻抗。2 h r7 ~, a# G( D7 p( D s + s8 n# w2 X X, I2 l# O& a 34、差分信号线应同层、等长、并行走线,保持阻抗一:致,差分线间无其它走线。/ t1 A' B' B: v) | 6 o# {' O' w4 B; 原因:保证差分线对的共模阻抗相等,提高其抗干扰能力。" z, p) x4 C. t3 m5 i $ `" x* Y: B- J$ v {& n + [' y6 M6 h' W5 x) T3 R$ x* l 35、关键信号走线一定不能跨分割区走线(包括过孔、焊盘导致的参考平面间隙)。 原因:跨分割区走线会导致信号回路面积的增大。2 e X1 l! d' s" ]5 A( O z $ G/ w% _$ H: {& T* P& |$ e 36、信号线跨其回流平面分割地情况不可避免时,建议在信号跨分割附近采用桥接电容方式处理,电容取值为1nF。 ; g* i: B8 g2 P: A: B+ e 原因:信号跨分割时,常常会导致其回路面积增大,采用桥接地方式是人为的为其设臵信号回路。! q+ C1 V+ a% L, I$ K+ r) [ ; y, % j# [7 H2 C; o ) g u/ r9 }7 `9 T 37、单板上的滤波器(滤波电路)下方不要有其他无关信号走线。8 l, |% n, O" S1 v* ^- G ; O2 P s4 x7 t$ S) m 原因:分布电容会削弱滤波器的滤波效果。 ; C. y- v9 {' `! m$ n. I 38、滤波器(滤波电路)的输入、输出信号线不能相互平行、交叉走线。 - o9 a( I! i4 Z6 N1 b- T" a$ V 原因:避免滤波前后的走线直接噪声耦合。% M, X1 G& r( X7 x - a" }' 7 H" r 39、关键信号线距参考平面边沿≥3H(H为线距离参考平面的高度)。 ) e; W0 q3 S( N% `. B 原因:抑制边缘辐射效应。 1 Z* u1 m) L# `" p$ L. h% D. z+ w ; ]: n$ m" Q/ b/ n' 40、对于金属外壳接地元件,应在其投影区的顶层上铺接地铜皮。 @: j9 m/ R% o5 D 原因:通过金属外壳和接地铜皮之间的分布电容来抑制其对外辐射和提高抗扰度。0 J; @& p4 { e' Y* u9 f# H 41、在单层板或双层板中,布线时应该注意“回路面积最小化”设计。 原因:回路面积越小、回路对外辐射越小,并且抗干扰能力越强。, F8 A3 v) `' V" P 4 e0 S9 [+ m( a; r ) E5 V2 F' o" H4 }0 Z4 V. {4 x 42、信号线(特别是关键信号线)换层时,应在其换层过孔附近设计地过孔。5 @1 {) S7 |' ] 原因:可以减小信号回路面积。/ Q3 v3 M; G- E6 b/ _# } * `" I! ]: e" q 8 {9 z9 v* O5 W$ T3 b" [ 43、时钟线、总线、射频线等:强辐射信号线远离接口外出信号线。0 Z2 ?! h1 o* |& _ 原因:避免强辐射信号线上的干扰耦合到外出信号线上,向外辐射。 3 M1 W5 v# g3 c, B7 V 44、敏感信号线如复位信号线、片选信号线、系统控制信号等远离接口外出信号线。 ! }1 h& ^6 D: h9 y 原因:接口外出信号线常常带进外来干扰,耦合到敏感信号线时会导致系统误操作。3 c. ^* x8 X2 Z2 t 45、在单面板和双面板中,滤波电容的走线应先经滤波电容滤波,再到器件管脚。4 q( N1 L- E4 g1 b' H0 ] 原因:使电源电压先经过滤波再给IC供电,并且IC回馈给电源的噪声也会被电容先滤掉。 46、在单面板或双面板中,如果电源线走线很长,应每隔3000mil对地加去耦合电容,电容取值为10uF+1000pF。 / M2 `) n7 z9 }- r 原因:滤除电源线上地高频噪声。& f( m: W$ K1 [/ Q7 l 47、滤波电容的接地线和接电源线应该尽可能粗、短。 原因:等效串联电感会降低电容的谐振频率,削弱其高频滤波效果。 采集 |
|
相关推荐
|
|
我司主打产品,溥膜电容(法拉),跟samtec的连接器。。
目前我们是法拉的授权经。货期一般是3-4周左右。而samtec的连我们能拿比关网还有优势的价格。samtec的货期一般都是3-4周,货期都较相当稳定。不管数量的多少均可订购。 QQ:1239302559 |
|
|
|
|
|
【Altium小课专题 第107篇】原理图中批量修改位号或网络标号属性值字体的大小?
10757 浏览 1 评论
【Altium小课专题 第103篇】原理图同一网络颜色进行了设置,但是无法进行显示是什么原因?
7874 浏览 0 评论
【Altium小课专题 第094篇】如何从PCB中直接生成PCB库呢?
8051 浏览 0 评论
【Altium小课专题 第071篇】什么是层次式电路设计?它的优点有哪些?
6872 浏览 0 评论
【Altium小课专题 第068篇】原理图的模板如何进行编辑信息更改?
13011 浏览 0 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-30 11:32 , Processed in 0.814422 second(s), Total 82, Slave 64 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号