发 帖  
  •   Codasip Labs之前与NimbleAI的项目合作旨在于推动神经形态视觉的边界扩展。而如此炫酷的项目现在又有了听觉方面的延伸--即与数字技术相结合的声学传感器解决方案。该项目将使用Codasip独特的Codas...
    0
    1285次阅读
    0条评论
  • 这种灵活性对于处理器IP来说虽然不太常见,但是可以使用Codasip IP来实现。所有的Codasip RISC-V内核都是用一种叫做CodAL的高级语言设计的,并且可以用Codasip Studio设计自动化进行配置。...
    0
    1674次阅读
    0条评论
  • RISC-V定制的关键优势之一是能够根据特定的应用需求创建定制指令。可以使用定制指令来加速关键操作,减少内存访问,并提高能源效率。例如创建一个定制指令来执行一个特定的人工智能算法,减少执行操作所需的时钟周期数。...
    0
    2193次阅读
    0条评论
  • 在设计一个复杂的处理器内核时,可能会出现1000到2000个不等的bug,经验告诉我们这是事实,尽管这个数字听上去难以置信。...
    0
    2368次阅读
    0条评论
  • 在业界屡获奖项的Codasip L31是一个小型、高效的32位嵌入式RISC-V处理器核,针对低功耗的AI/ML应用,如物联网边缘设备等。凭借3级流水线、32个通用寄存器以及对谷歌TensorFlowLite 微控制器的...
    0
    1053次阅读
    0条评论
  • 在应用于处理器验证的瑞士奶酪模型中,其原理类似于航空业:如果有一条直接穿过所有切片的路径,那么飞机就有坠毁的风险。这就是为什么航空业对程序、飞行检查单和冗余系统要求严格?...
    0
    1920次阅读
    0条评论
  • 为了衡量一个漏洞的复杂性,我们可以对漏洞进行分类,供整个处理器验证团队来使用。在之前的一篇博文中,我们讨论了4种类型的bug,并解释了我们如何使用这些分类来提高测试平台和验证的质量。此时我们可以再进一步,即将这种方法与漏...
    0
    979次阅读
    0条评论
  • 可定制RISC-V处理器知识产权(IP)的领导者Codasip日前宣布:已任命胡征宇(Julian Hu)为该公司大中华区总经理,以进一步满足区域内客户对可定制RISC-V处理器的强劲需求,并通过更完善的技术支持组织架构...
    0
    1369次阅读
    0条评论
12
ta 的专栏
关闭

站长推荐 上一条 /9 下一条

返回顶部