发 帖  
  • 尽管坚持使用4nm级节点,但NVIDIA已经能够将更多的晶体管压缩到单个芯片中。整个加速器的晶体管数量为 208B,即每个芯片 104B 晶体管。...
    0
    2071次阅读
    0条评论
  • InfiniBand(IB)是一种高性能计算和数据中心网络架构,其设计目标是通过提供低延迟、高带宽以及可扩展性来满足大规模计算和数据传输的需求。让我们深入了解InfiniBand的基本概念。...
    0
    1100次阅读
    0条评论
  • 今天我们聊聊GPU背后的女人,不对,是背后的大赢家-HBM。...
    0
    3825次阅读
    0条评论
  • Bill Dally于2009年1月加入NVIDIA担任首席科学家,此前在斯坦福大学任职12年,担任计算机科学系主任。Dally及其斯坦福团队开发了系统架构、网络架构、信号传输、路由和同步技术,在今天的大多数大型并行计算...
    0
    906次阅读
    0条评论
  • 为什么我们总说GPU比CPU要强大,既然GPU强大,为什么不能取代CPU呢?...
    0
    2002次阅读
    0条评论
  • 随着人工智能和云计算等技术的不断发展,处理器需要处理的数据量越来越大,对性能和效率的要求也越来越高。...
    0
    2768次阅读
    0条评论
  • 2023年12月底,由国家发展改革委、国家数据局、中央网信办、工业和信息化部、国家能源局五部门联合印发的《关于深入实施“东数西算”工程 加快构建全国一体化算力网的实施意见》正式公布。...
    0
    480次阅读
    0条评论
  • 相信资深的PC玩家大概率都听说过“四路泰坦”的传说,这是指在配备四个PCIe插槽的主板上使用了四块“泰坦”显卡(这是当时最强的旗舰级显卡型号),通过英伟达一种名为SLI的特殊互连技术将这四块显卡连接起来以大幅提升游戏图形...
    0
    1311次阅读
    0条评论
  • 人工智能时代对计算芯片的算力和能效都提出了极高要求。存算一体芯片技术被认为是有望解决处理器芯片“存储墙”瓶颈,大幅提升人工智能算力能效和算力密度的关键技术和重要解决方案。SRAM存算一体芯片技术由于其在兼容性、鲁棒性、灵...
    0
    2053次阅读
    0条评论
  • 总线是数据通信必备管道,PCIe 是最泛使用的总线协议。总线是服务器主板上不同硬件互相进行数据通信的管道,对数据传输速度起到决定性作用,目前最普及的总线协议为英特尔 2001 年提出的 PCIe(PCI-Express)...
    0
    8601次阅读
    0条评论
  • 高性能计算一直在推动计算的极限。顶级系统,称为超级计算机,在地球上具有最高的集中计算能力。虽然大多数超级计算机同时运行多个应用程序,但它们被设计为在整个机器上运行单个“顶级运行”(Hero Run)应用程序...
    0
    938次阅读
    0条评论
  • 过去几十年来,在摩尔定律的推动下,处理器的性能有了显著提高。然而,传统的计算架构将数据的处理和存储分离开来,随着以数据为中心的计算(如机器学习)的发展,在这两个物理分离的单元之间传输数据的成本越来越高,在整体延迟和能耗方...
    0
    1480次阅读
    0条评论
  • 按正常的设计、生产周期和产品发布节奏来推断,特供中国市场的H20 / L20等型号的芯片在这个时间节点发布,不太可能是重做光罩、重新投片的产物,一个相对合理的推论——即它们是通过半导体后道的物理点断工艺的改造+再封装,进...
    0
    4758次阅读
    0条评论
  • 利用Multi-Die系统能实现异构集成,并且利用较小Chiplet实现更高良率,更小的外形尺寸和紧凑的封装,降低系统的功耗和成本。Ansys半导体产品研发主管Murat Becer指出:“3DIC正在经历爆炸性增长,我...
    0
    583次阅读
    0条评论
  • 其一,管制标准方面,用性能密度替代宽带参数。禁止向中国出售运行速度为300TFLOPS(一万亿运算/秒)及以上的芯片,速度为150-300TFLOPS的芯片的性能密度为每平方毫米370GFLOPS(十亿次运算/秒)或更高...
    0
    955次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 3 次赞同

    获得 0 次收藏

谁来看过他

关闭

站长推荐 上一条 /6 下一条

返回顶部