发 帖  
  • 这要求在更接近数据源的地方大幅提高性能,但仍然只能使用非常少的功耗,并且价格便宜。虽然训练将继续在云中进行,但长距离移动大量数据的成本很高,所以边缘AI计算的价值很大。...
    0
    1012次阅读
    0条评论
  • 对于功耗估算来说,架构阶段为时过早,物理设计阶段为时已晚。有一种趋势是在项目的RTL阶段分析power hot spots。与后期分析相比,基于 RTL 的功耗分析更快、更容易执行,迭代时间更短。...
    0
    3114次阅读
    0条评论
  • 1959年,计算机游戏和人工智能的先驱亚瑟·塞缪尔(Arthur Samuel)将ML定义为“使计算机能够在没有明确编程的情况下学习的研究领域”。...
    0
    937次阅读
    0条评论
  • 随着 DFI MC-PHY 接口规范的推进,事情正朝着正确的方向发展。对于不熟悉 DFI 的人来说,这是一个行业标准,它定义了任何通用 MC 和 PHY 之间的接口信号和协议。...
    0
    2428次阅读
    0条评论
  • 2021 年,JEDEC 宣布发布 JESD79-5 DDR5 SDRAM 标准,标志着行业向 DDR5 dual-inline memory modules (DIMM) 的过渡。...
    0
    5042次阅读
    0条评论
  • DDR 代表双倍数据速率double data rate,GDDR 代表图形双倍数据速率graphics double data rate。...
    0
    4978次阅读
    0条评论
  • 高速DRAM的training

    2024-2-25 10:49
    随着每一代接口(Interface)和存储(memory)的频率和速率的提高,信号采样以及传输变得越来越困难,因为数据眼(data eyes)越来越小。...
    0
    2673次阅读
    0条评论
  • 在高速并行接口(例如DDR接口)中,由于工作环境的变化,可能会导致Data bus与时钟信号之间的skew相差比较大,从而使得本来就小的采样窗口变得更加紧张,严重的话会导致采样失败。在这种情况下,一个可以调节skew的玩...
    0
    3271次阅读
    0条评论
  • DDR接口速率越来越高,每一代产品都在挑战工艺的极限,对DDR PHY的训练要求也越来越严格。本文从新锐IP企业芯耀辉的角度,谈谈DDR PHY训练所面临的挑战,介绍芯耀辉DDR PHY训练的主要过程和优势,解释了芯耀辉...
    0
    2858次阅读
    0条评论
  • 分享几个bug发现手段

    2023-10-23 09:26
    final chk的思想是在执行完成一个测试用例(或者一个简单的命令)之后,然后查看下当前设计DUT的状态。比如说一个cacheline,在完成一笔read/write之后,该cacheline应该是可以被替换(evic...
    0
    1017次阅读
    0条评论
  • 芯片的验证模块划分

    2023-10-7 14:41
    任何芯片都需要把芯片划分成更便于管理的小模块/特性进行验证。...
    0
    1230次阅读
    0条评论
  • 不管是做设计,还是验证,相信大家都会有一些review会议上被问一些刁钻的问题的经历。当然,与会者问这些不那么容易回答的问题并非有意为难,大多数时候只是纯粹的好奇心。...
    0
    1363次阅读
    0条评论
  • User guide验证法介绍

    2023-9-25 10:00
    针对用户的使用手册经常归纳出一些事先选好的操作方式。对于常用的初始化、正常处理、中断处理等给出了输入序列建议。...
    0
    1635次阅读
    0条评论
  • 芯片验证心理学

    2023-9-4 15:58
    在理想的世界里,我们希望验证芯片的每一种可能的排列组合。 但在大多数情况下,这根本不可能。即使是一个看似简单的模块,也可能有成百上千种可能的输入和输出组合,为所有这些可能性创建验证用例是不切实际的。...
    0
    1157次阅读
    0条评论
  • 白盒测试是关注测试用例覆盖程序逻辑(源代码)的程度。最终的白盒测试是执行程序中的每个路径。但对于大多数的程序(例如带有循环的程序),完全意义上的全路径覆盖是不现实的。...
    0
    1883次阅读
    0条评论
ta 的专栏
关闭

站长推荐 上一条 /9 下一条

返回顶部