发 帖  
经验: 积分:11
广东省 广州市 测试测量
  • 本文首先介绍了频率合成技术的发展过程,其次介绍了频率合成技术有哪些及技术指标,最后介绍了频率合成技术的优缺点及应用。
    h1654155282.3538
    12896次阅读
    0条评论
  • Σ-Δ小数分频频率合成器相位噪声源到输出端的传递函数除VCO相位噪声传递函数为高通滤波传递函数外,其余噪声源到输出端的传递函数均为低通滤波传递函数。本文着重分析Σ-Δ量化噪声对输出相位噪声的影响。
    SwM2_ChinaAET
    8304次阅读
    0条评论
  • 几乎每个RF和微波系统都需要频率合成器。频率合成器产生本振信号以驱动混频器、调制器、解调器及其他许多RF和微
    3X1L_gh_f97d258
    9316次阅读
    0条评论
  • DDS由相位累加器、只读存储器(ROM)、数模转换器(DAC)和低通滤波器(LPF)组成。DDS的关键部分是相幅转换部分,根据相幅转换方式的不同,DDS大致可分为两大类:(1)ROM查询表法。ROM中存储有不同相位对应的幅度值,相位累加器输出对应的幅度序列,实现相幅转换;(2)计算法。对相位累加器输出的相位值通过数学计算的方法得到对应的幅度值,实现相幅转换,这里的计算方法有抛物线近似法、CORDIC法等。
    电子设计
    3582次阅读
    0条评论
  • 在新式 RF 通信系统中,信号完整性是头等重要的。为了满足系统要求,放大器、混频器和调制器必须具有低噪声指数和低失真分量。此外,随着系统设计人员致力于将越来越多的数据 “塞” 进可用带宽之中,低相位噪声信号源变得同样重要。 为满足对于低相位噪声信号源的这种需求,凌力尔特公司开发了 LTC®6945 和 LTC6946 锁相环 (PLL) 频率合成器。这两款器件均提供了一个低相位噪声 PLL 内核,不仅具有低的带内噪声层,而且还具有非常低的 1/f 拐角频率和极低的杂散。LTC6945 包含该低噪声 PLL 内核,并提供了用于一个外部 VCO 的输入。LTC6946 是一款全集成型频率合成器,整合了 PLL 内核与一个业界领先的低相位噪声 VCO。此外,PLLWizard 设计工具还可简化合成器的设计、准确地对其性能进行仿真、并使系统迅速启动和运行。 LTC6945 和 LTC6946 频率合成
    alexdos
    3393次阅读
    0条评论
  • 在新式 RF 通信系统中,信号完整性是头等重要的。为了满足系统要求,放大器、混频器和调制器必须具有低噪声指数和低失真分量。此外,随着系统设计人员致力于将越来越多的数据 “塞” 进可用带宽之中,低相位噪声信号源变得同样重要。 为满足对于低相位噪声信号源的这种需求,凌力尔特公司开发了 LTC®6945 和 LTC6946 锁相环 (PLL) 频率合成器。这两款器件均提供了一个低相位噪声 PLL 内核,不仅具有低的带内噪声层,而且还具有非常低的 1/f 拐角频率和极低的杂散。LTC6945 包含该低噪声 PLL 内核,并提供了用于一个外部 VCO 的输入。LTC6946 是一款全集成型频率合成器,整合了 PLL 内核与一个业界领先的低相位噪声 VCO。此外,PLLWizard 设计工具还可简化合成器的设计、准确地对其性能进行仿真、并使系统迅速启动和运行。 LTC6945 和 LTC6946 频率合成器
    alexdos
    5758次阅读
    0条评论
  • 频率合成信号源是高性能的信号发生器,因其较高的价格令一般电子爱好者无法问津。本文介绍一种用常用元件构成的低成本频率合成信号源,可产生0.7Hz~37MHz的方波信号,且具有与晶振同样的精度。
    电子设计
    6208次阅读
    0条评论
  • 混合集成电路设计中存在的电磁干扰有:传导干扰、串音干扰以及辐射干扰。在解决EMI问题时,首先应确定发射源的耦合途径是传导的、辐射的,还是串音。如果一个高幅度的瞬变电流或快速上升的电压出现在靠近载有信号的导体附近,电磁干扰的问题主要是串音。如果干扰源和敏感器件之间有完整的电路连接,则是传导干扰。而在两根传输高频信号的平行导线之间则会产生辐射干扰。
    lhl545545
    1631次阅读
    0条评论
  • 集成运算放大器(Integrated Operational Amplifier)简称集成运放,是由多级直接耦合放大电路组成的高增益模拟集成电路。
    电子工程师
    3927次阅读
    0条评论
  • 由于TTL的低电平输入电流1.6mA,而CMOS的低电平输出电流只有1.5mA,因而一般都得加一个接口电路。这里介绍一种采用单电源的接口电路。在附图1中,门II起接口电路的作用,是CMOS集成电路缓冲/电平变换器,起缓冲驱动或逻辑电平变换的作用,具有较强的吸收电流的能力,可直接驱动TTL集成电路,因而连接简便。但是,使用时需要注意相位问题。电路中CC4049是六反相缓冲/变换器,而CC4050是六同相缓冲/变换器。
    lhl545545
    1572次阅读
    0条评论
  • (一)常用的检测方法 集成电路常用的检测方法有在线测量法、非在线测量法和代换法。 1.非在线测量 非在线测量潮在集成电路未焊入电路时,通过测量其各引脚之间的直流电阻值与已知正常同型号集成电路各引脚之间的直流电阻值进行对比,以确定其是否正常。 2.在线测量 在线测量法是利用电压测量法、电阻测量法及电流测量法等,通过在电路上测量集成电路的各引脚电压值、电阻值和电流值是否正常,来判断该集成电路是否损坏。 3.代换法 代换法是用已知完好的同型号、同规格集成电路来代换被测集成电路,可以判断出该集成电路是否损坏。
    Wildesbeast
    16765次阅读
    0条评论
  • 集成电路的分类  2019-10-12 10:26
    按集成度高低分类集成电路按集成度高低的不同可分为小规模集成电路、中规模集成电路、大规模集成电路、超大规模集成电路、特大规模集成电路和巨大规模集成电路。  
    倩倩
    9233次阅读
    0条评论
  • 大规模集成电路分类 2019-10-12 10:43
    双极型集成电路的制作工艺复杂,功耗较大,代表集成电路有TTL、ECL、HTL、LST-TL、STTL等类型。单极型集成电路的制作工艺简单,功耗也较低,易于制成大规模集成电路,代表集成电路有CMOS、NMOS、PMOS等类型。
    倩倩
    3763次阅读
    0条评论
  • 带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫) 以 防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC 等电路中 采用 此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见QFP)。  
    倩倩
    3638次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 0 次赞同

    获得 14 次收藏
关闭

站长推荐 上一条 /6 下一条

返回顶部