发 帖  
  • 我们在使用Vivado创建工程时,每次都需要选择相关的板卡器件,比较麻烦,这篇文章就教你怎么创建属于自己的板卡文件,在创建工程时就可以像官方板卡一样在板卡列表里选择。...
    0
    5385次阅读
    0条评论
  • 本文仅对UG471 第3章《Advanced SelectIO Logic Resources》部分进行翻译和学习解读...
    0
    5659次阅读
    0条评论
  • 本文介绍目前常见的几种可以提高机器学习模型的可解释性的技术。...
    0
    2834次阅读
    0条评论
  • 要做一名合格的FPGA工程师,需要从底层做起,从语法、模块编写、工程搭建、系统开发与验证、资源评估和性能优化、平台和架构设计,到系统级的软硬件全栈能力,无疑,这是一名优秀的FPGA工程师所应具备的本领,也是其核心竞争力。...
    0
    3903次阅读
    0条评论
  • 7系列设备中的OSERDESE2是专用的 并-转-串 转换器,使用特定的时钟和逻辑资源设计来使得高速源同步接口实现变得容易。每个OSERDESE2模块都包含一个特定的串化器(serializer)用于数据和三态(3-st...
    0
    3441次阅读
    0条评论
  • 本文主要参考UG949,进行重点阐述。...
    0
    2126次阅读
    0条评论
  • Aurora 协议是一个用于在点对点串行链路间移动数据的可扩展轻量级链路层协议(由Xilinx开发提供)。这为物理层提供透明接口,让专有协议或业界标准协议上层能方便地使用高速收发器...
    0
    10925次阅读
    0条评论
  • 本篇将重点学习解读后面三章内容:设计约束、设计实现和设计收敛。...
    1
    2721次阅读
    0条评论
  • 关于Xilinx的工具报告

    2022-2-16 16:21
    FPGA综合和物理实现工具产生许多种报告,包含了错误和警告、逻辑利用、设计频率、时序、时钟等信息。需要设计者了解大量有关设计工具的知识才能阅读报告,以及迅速找到所需信息...
    0
    1364次阅读
    0条评论
  • IP是什么?简单来讲,IP就是Xilinx或者第三方开发者把自己的逻辑模块封装成一个黑盒子,然后拿出来给别人用。那什么又是黑盒子?黑盒子就是你看不到里面的东西,你只能看到外面的接口。...
    0
    6375次阅读
    0条评论
  • 在开发FPGA绑定管脚时,经常会看到HP Bank、HR Bank和HD Bank,它们分别是什么意思?分别可以适用于哪些应用个?  ...
    0
    6869次阅读
    0条评论
  • 同步电路系统设计将系统状态的变化与时钟信号同步,并通过这种理想化的方式降低电路设计难度。同步电路设计是FPGA设计的基础。...
    0
    3831次阅读
    0条评论
  •   报的错误是dac_spi_i0/bit_cnt[4]_i_4的这个LUT有个输入悬空了,这个工程的逻辑比较简单,例化的嵌套也比较少,因此在schematic一层层找也很容易可以找到,但如果工程比较复杂,在很内部的一个...
    0
    2613次阅读
    0条评论
  • 先从运行一个创建一个项目开始吧。...
    0
    1821次阅读
    0条评论
  • logiADAK 汽车驾驶员辅助套件是一款基于 Xilinx Zynq-7000 SoC 的开发平台,适用于高级汽车驾驶员辅助 (DA) 应用,可充分满足其对实时视频集中处理、多个复杂算法并行执行以及与各种传感器及汽车通...
    0
    4132次阅读
    0条评论
ta 的专栏

成就与认可

  • 获得 15 次赞同

    获得 0 次收藏
关闭

站长推荐 上一条 /9 下一条

返回顶部