发 帖  

Spartan6 FPGA开发板免费试用

此开发板由两部分组成,准确地说,是由两块板卡构成。一块是以Xilinx Spartan6 为核心芯片的核心板,另一块则是由搭载丰富外设模块的底板构成。 ...了解更多>>

价值:¥499元提供:5 已申请:35
剩余时间:
分享
  • 试用详情
  • 试用名单
  • 试用报告
  • 讨论区

【开发板简介】

此开发板由两部分组成,准确地说,是由两块板卡构成。一块是以Xilinx Spartan6 为核心芯片的开发板,另一块则是由搭载丰富外设模块的底板构成。

核心板搭载的 FPGA 芯片型号为 XC6SLX16-2CSG324C,该芯片共有 324个引脚,采用 FBGA 封装。FPGA 芯片连接了一个 256M 字节(2Gbit)的 DDR3存储芯片,实现 FPGA 和 DDR3 之间的高速数据读写,数据位宽为 16 位,DDR的读写时钟频率达到 400Mhz,整个系统的带宽高达 12.8Gb/s(800M*16bit),满足数据处理过程中对数据缓冲区的需求。我们采用了一片 64Mbit 的 QSPIFLASH 作为 FPGA 的配置芯片,用于存储 FPGA 的配置文件和一些用户数据。

底板搭载了丰富的外设,这些外设包含 USB 转串口芯片、蜂鸣器、数码管、LCD1602、SD 卡、EEPROM、摄像头接口、红外接收器、GPIO 扩展接口、音频解码器 WM8731、TFT 液晶屏接口、RGB565 VGA 接口、拨码开关以及 LED灯。


【开发板结构图展示】


【结构尺寸】

核心板的尺寸为 61.8mm*38.3MM。PCB 采用八层设计,全板阻抗匹配设计,单端 50 欧,差分 100 欧。位图如下:

底板的尺寸为 130MM*80MM。采用四层板设计。位图如下:


【电源参数】

开发板采用的电源为 LM25011,最大输出电流 2A,支持的输入电压为 6V 到42V。标配的电源为 12V/2A,可以满足电源使用要求。

开发板的供电部分都集中在核心板,核心板没有专门的适配器电源输入接口,因此,核心板如果想要正常工作,就必须从底板取电,底板上有一个适配器的电源接口。

核心板电源结构如下图所示:


【FPGA】

前面提到,核心板搭载的 FPGA 芯片型号为 Xilinx 公司的 Spartan6 系列芯片 XC6SLX16-2CSG324C。其主要参数如下所示:


【50MHz 有源晶振】

核心板上提供一个 50M 的有源晶振给 FPGA 作为系统时钟输入。晶振输出连接到 FPGA 的全局时钟(GCLK Pin R8),这个 GCLK 可以用来驱动 FPGA 内的用户逻辑电路,用户可以通过配置 FPGA 内部的 PLL 和 MMCM 来实现更高的时钟。

时钟引脚分配:


【DDR3】

核心板上配有一个 Micron(美光)的 2Gbit(256MB)的 DDR3 芯片,型号为MT41J128M16HA-125。DDR 的总线宽度共为 16bit。DDR3 SDRAM 的最高运行时钟速度可达 400MHz(数据速率 800Mbps)。该 DDR3 存储系统直接连接到了 FPGA 的 BANK 3 的存储器接口上。DDR3 SDRAM 的具体配置如下表所示。

DDR3 的硬件设计需要严格考虑信号完整性,我们在电路设计和 PCB 设计的时候已经充分考虑了匹配电阻/终端电阻,走线阻抗控制,走线等长控制,保证 DDR3 的高速稳定的工作。

DDR3 的硬件连接示意图如图所示:



【FLASH】

核心板上使用了一片 64Mbit 大小的 FLASH 芯片,型号为 W25Q64,它使用 3.3V CMOS 电压标准。由于它的非易失特性,在使用中, FLASH 可以作为FPGA 系统的启动镜像。这些镜像主要包括 FPGA 的 bit 文件、 软核的应用程序代码以及其它的用户数据文件。

FLASH 的具体型号和相关参数见下表


【LED 调试灯】

我们核心板上有一个红色 LED 灯和五个蓝色的灯,其中红色是电源指示灯(PWR),1 个蓝色的灯是配置指示灯(DONE),4 个是用户 LED 灯(LED1~LED4)。当开发板供电后,电源指示灯会亮起, 当 FPGA 配置成功9时 DONE LED 灯会亮起。用户 LED0~LED3 连接到 FPGA 的普通 IO,当连接用户 LED 灯的 IO 电压配置为高电平时,用户 LED 灯点亮,当连接 IO 电压为配置为低电平时,用户 LED 会被熄灭。

LED 引脚分配:


【开发板实物图+信息】


活动时间

1. 申请报名:2020/07/22-2020/08/22
2. 公布名单:2020/08/25
3. 发货日期:2020/08/28

4. 试用期限:截止至9月30日


活动流程

1. 申请:点击免费申请按钮即可报名。请认真填写申请理由,展现有创意的试用计划和网络影响力,尽快完善论坛个人信息,这样可以大大提高申请通过几率哦~;
2. 筛选:网站根据申请者填写的试用计划和论坛活跃度两个维度进行筛选;
3. 名单公布:试用名单将在活动页公布;
4. 试用通知:名单公布后工作人员将以短信或电话的方式通知申请成功者,2天不回复算弃权;
5. 产品寄送:联系到试用者双方确认试用规则后,将产品快递给试用者;
6. 试用报告:收到货后试用开始,每周提交一篇试用报告,试用报告要求100%原创,抄袭会被封杀哦;



试用报告要求

试用者收到套件后,进行学习评估,并在FPGA的经验栏处发帖记录"Spartan6 FPGA开发板"的试用过程,分享试用心得。

经过试用评测学习后,试用者使用"Spartan6 FPGA开发板"并在论坛发帖记录项目过程、心得。

试用报告可分为:项目概述、软件编程、硬件联调、视频效果演示等,要求不少于500字+5张图片。

报告形式:标题格式"Spartan6 FPGA开发板"免费试用+自拟标题


注意事项

1.本次试用不进行拉票环节;
2.不按照要求完成试用者一经查实将拉黑处理;
3.有问题请联系电子发烧友工作人员(微信:18145813532);
4.若因突发状况,无法继续完成试用,以及收到套件的15天内,若没有更新内容,请主动退还套件至ElecFans(PS:运费自理),方便其他网友继续试用;
5.活动过程中,套件所有权归ElecFans,试用者只拥有套件使用权; 若在使用过程中出现恶意损坏开发套件的行为,请原价赔偿;
6.电子发烧友拥有最终解释权!


企业介绍

梦翼师兄,基于altera以及Xilinx FPGA开发平台,设计了大量无线传输、视频图像处理、高速数据采集、智能电源以及运动控制的相关软硬件。编写了《炼狱传奇》以及《你好,FPGA》两本FPGA实战教学书籍。累计培养学员达一万人次。在线上教学领域,首次开设学员全外设教学课程,将各种外设的使用方式以视频手把手教学的方式彻底呈现,所有内容实战化。用以弥补国内FPGA学习资源紧缺的实际情况。

他们正在申请

">

申中元

07:1308-22
刚毕业的大学生,还没有工作,对FPGA感兴趣,想有一块FPGA板子进行学习
">

毛毛哥1997

00:1208-22
1、开发板开箱2、外设试用3、图像处理系列连载4、使用sptartan6实现图像的梯形矫正算法
">

donatello1996

11:4808-21
申请背景:Spartan6 FPGA开发板拥有VGA接口和一定数量的GPIO接口,这些GPIO接口可以在FPGA开发环境中被指定为高速I2C SPI UART串口等接口,甚至可以与板载的DDR内存建立高速通道,因此可以将开发板与高速AD/DA芯片连接,做一个兼具AD采集和DA输出的系统,并且可以将采集结果以图形化界面形式输出到VGA显示设备上。得益于FPGA芯片自身的高实时性和高度可复用性,FPGA芯片连接八位或十六位并行器件时,效率比单片机高得多,并且FPGA芯片的绝大部分引脚都可以复用为高速并行引脚,不会受限于某组引脚。 1.Spartan6 FPGA开发板通过八位高速并行总线连接AD芯片AD9280,以大致20MSPS的采集速率采集模拟信号并处理成数字信号,这个过程需要FPGA芯片内建运算核,我之前没有尝试过,可以将构建过程的心得发布于论坛中供大家交流; 2.Spartan6 FPGA开发板通过八位高速并行总线连接DA芯片AD9708,输出精度手动校准,输出DA电压由板载电位器进行调节,同样需要运算核进行逻辑运算; 3.Spartan6 FPGA开发板编写代码读取数字方波信号,实现输入捕获功能设计,并将结果输出到板载蜂鸣器上; 4.Spartan6 FPGA开发板编写代码驱动VGA设备,用DDR内存做图形缓冲,将AD和DA数据以图形化界面形式输出,做一个简单的采集仪系统。 项目硬件准备: 1.Spartan6 FPGA开发板 2.AD9280芯片 3.AD9708芯片 4.VGA输出设备
">

Harry_123456

11:3108-21
1,图像处理 2,数据和主机交互
">

赵训波

11:2508-21
熟练运用DDR接口,实现VGA图像显示
">

厉害liuh

11:1308-21
研发用于某型空空导弹的双口RAM的检测系统的完成
">

尹志豪

11:1308-21
已使用阿尔特拉相关芯片实现,想试用赛林斯的芯片再完成一次
">

AaronZoe

10:5308-21
双麦克风声源定位
">

jf_94330126

10:5108-21
用来高速数据采集,信号处理
">

h1654155743.1944

10:4508-21
评估FPGA在家电应用方式
">

jf_09360110

15:3308-18
随着图像的分辨率和扫描频率都有了较大范围的提升,1080P分辨率的视频已经非常流行,2K甚至4K分辨率的图像都出现了。传统的图像处理技术主要基于软件平台,一般运行在Windows平台的PC上。虽然现代PC的主频较高,但是用软件的串行化处理方法进行图像处理的效率还是非常低的。 本系统利用Spartan6 FPGA开发板实现CCD时序驱动、A/D转换和测量算法实现,并实现高速接口与上位机。本系统将一个图像处理算法和对其进行并行性改造、将算法中计算和存储需求与FPGA内部可用资源相映射、将算法映射到硬件结构上等步骤。 评估在Spartan6 FPGA 实现图像处理的非线性滤波算法,包括排序滤波的基本原理及其FPGA实现方法。评估实现图像处理的形态学滤波算法,包括形态学滤波的基本概念,包括形态学膨胀、形态学腐蚀、开运算及闭运算等。重基于FPGA的Tophat滤波的实现。
">

shimengxian

11:3808-18
远程控制
">

马猛

11:4408-17
改开发板外设丰富,DDR3存储芯片,实现 FPGA 和 DDR3 之间的高速数据读。项目开始前首先验证开发板基础功能,LED,按键,串口通讯测试。 基于基于 Spartan-6 FPGA 的电机控制板智能电机控制系统,使用的电机控制 IP 模块——赛灵思电机控制库 (XMCLIB),让 FPGA 控制 NetMot FMC 的电机电力电子系统。把 IP 核添加到 Xilinx Platform Studio (XPS) 项目的嵌入式设计中,并对其进行配置,使之适用于通过 FMC 接插件连接到 FPGA 的电机。XMCLIB 软件驱动程序是一套底层功能,使电机控制应用能够访问 XMCLIB 寄存器接口。 Spartan-6 FPGA 可以用专用网络和电机控制 IP 模块和控制软件进行重新编程,支持CANopen 和 EtherCAT 接口,对接倍福TwinCAT进行总线控制。 串口触摸屏进行电机正传,反转,电机转速,等其他参数实时显示。
">

jf_45705322

10:4808-17
申请理由:本人在fpga开发领域已有2年时间,现为南京信息工程大学硕士研究生,参加过基于机器视觉的路面裂缝检测系统及其fpga实现项目,对fpga系统开发具有一定的经验。 项目计划:通过开发版技术文档对开发版进行了解,利用自己先前项目基础通过spi口调用摄像头,将摄像头拍摄画面通过以太网进行传输。 预计成果:开发出一套可以用于监控的视频监控系统。
">

lustao

09:1008-17
本人在本领域有三年多的学习和开发经验,最近少儿编程非常的火爆,申请这个Spartan6 FPGA开发板,自己研究一下,借此学习能力可用于物体检测/识别、自然语言理解等能吸引孩子的注意力,启发和引导孩子进入编程的大门,让他开始喜欢编程,国外的孩子都是很早就开始编程,所以出了很多天才,国内这方面比较欠缺,希望能申请到此套件,和孩子一起编程。 项目计划 ①根据文档,快速入门 ②通过学习软件和系统,了解实际应用案例,熟悉开发过程 ③项目开展,按时间计划实施。 ⑤项目调试,优化,分享。 预计成果
">

hoolerhu

20:0508-14
智能家居控制节点中心项目,需要FPGA实现数据存储,少量计算,格式转换功能,用FPGA是最合适的! 预计下个月初启动,明年三月量产。
">

魔力鸟在曼联

10:1108-14
确认资源,验证是否可以作为核心开发平台,预计半年研发周期
">

冷月清风552

16:3708-13
申请理由:本人为北京邮电大学学生,研究方向为FPGA图像处理,该开发板板载DDR3,有CMOS摄像头和液晶屏接口,非常适合用于FPGA图像处理开发。 项目名称及计划:FPGA图像处理 预计成果:初步完成视频流的图像对比度增强,直方图拉伸,滤波等算法。
">

似水流年66

07:4108-13
自编码算法可以更智能的对图片数据进行降维,结合fpga上的扩展卡可以实现图片直采自摄像头,通过dsp加速乘法过程,完成端到端的图片压缩方案。 计划详情:1.针对摄像头做图片数据采集,制作数据集; 2.使用之前采集的数据集在实验室gpu平台上完成自编码算法的训练和参数的获得; 3.针对算法设计顶层架构,并依据开发板硬件资源对算法结构进行裁剪,完成卷积拆分和参数定点化内容; 4.针对设计好的顶层架构开始rtl代码的编写和前仿; 5.将设计好的rtl代码导入ise,做ip映射,调用片上专用资源,完成综合和实现,确定各个模块的工作时钟频率; 6.将完成的实现方案生成bit stream,烧录到开发板上进行验证,验证主要内容为:输入特定图片数据,将输出结果返回到上位机pc,与定点化之后的方案做数据对比,验证正确性。 预计成果:在fpga平台上对自编码压缩图片算法做前向加速,获得和gpu平台相近的speed level,获得更好的能耗比。
">

Sunriserk

15:3808-12
考虑到南方的梅雨季节带来的被褥潮湿现象,对人们的睡眠造成了极大的困扰,特此计划开发此项目。

申请合作