TI论坛
直播中

爱与友人

10年用户 1065经验值
擅长:可编程逻辑 模拟技术 存储技术
私信 关注
[问答]

用ADS5560做数据转换,输出时钟的占空比不是50%,改变输入时钟频率占空比会变化,是正常的嘛?


  • 现在用ADS5560做数据转换,使用单端输入时钟,18MHz,发现输出时钟的占空比不是50%,改变输入时钟频率占空比会变化,时钟频率越低,占空比越大,请问这是正常现象吗?手册中直接写的输出时钟的占空比是50%,求助

回帖(4)

董润

2024-12-21 10:13:03
说的是 LVDS 的输出时钟吧
手册只是给出了 80Mps 条件下 50% 的占空比.   其他频率下估计只是符合 DDR 的总线时钟要求了.
举报

李梓

2024-12-21 10:13:13
   输出时钟占空比典型为50% +-5%。 所以不在这个范围内是不正常的。
您的采样频率是多少?是否低于25Msps? 是的话需要enable low speed mode。
另外,在low speed mode,输出占空比不是50%很正常,因为当low speed 模式时,内部delay  lock loop(DLL)将会disable,而在high speed时,DDL enable会对输出时钟的duty cycle和set up/hold time进行纠正。
举报

李勇

2024-12-21 10:13:23
low speed mode的话占空比不对是正常现象,因为low speed mode的话,内部DLL disable。 或者您改为high speed mode验证下。
除了占空比,datasheet中给出了最小set up,hold time的值,您看下,是否也是满足的?
如果输出时钟CLKOUT给其他时钟做参考,要确保参考时钟的set up, hold time符合参数才行。 
举报

王利祥

2024-12-21 17:24:20
根据您的描述,使用ADS5560进行数据转换时,输出时钟的占空比不是50%,并且随着输入时钟频率的变化而变化。这种情况可能不是正常现象,因为手册中提到输出时钟的占空比应该是50%。以下是一些建议和可能的原因:

1. 检查硬件连接:确保所有连接都正确无误,包括电源、地线和时钟输入。错误的连接可能导致时钟信号失真,从而影响占空比。

2. 检查输入时钟信号:确保输入时钟信号的质量和稳定性。如果输入时钟信号存在问题,可能会导致输出时钟的占空比发生变化。

3. 检查ADS5560的配置:仔细检查ADS5560的配置,确保所有设置都符合手册要求。错误的配置可能导致输出时钟的占空比不符合预期。

4. 检查时钟分频器:如果使用了时钟分频器,请确保其工作正常。时钟分频器的问题可能导致输出时钟的占空比发生变化。

5. 考虑温度和电源波动:温度和电源波动可能会影响ADS5560的性能。确保工作在适当的温度范围内,并使用稳定的电源。

如果以上建议都不能解决问题,建议您联系ADS5560的制造商或技术支持,以获取更专业的帮助。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分