TI论坛
直播中

石飞鹏

7年用户 1013经验值
私信 关注
[问答]

使用DAC5675A,有时候DA输出有毛刺,和两个时钟引脚的差值400mv-800mv不满足有关系吗?


  • 麻烦问一下,我现在使用5675A,时钟引脚CLK接到3.3V的CMOS电平上,CLKn通过电容连接到地上,DA输出的时钟为150MHZ,由FPGA提供,FPGA在时钟下降沿打入数据,上升沿开始转换。有时候DA输出有毛刺,和两个时钟引脚的差值400mv-800mv不满足有关系吗?两个时钟引脚的差值400~800mv是对输入差分时钟的限制吗?还是输入CMOS电平也有要求

回帖(3)

张红玲

2024-12-4 11:28:46
有时候DA输出有毛刺, 看看是什么时候,发了数据指令后信号变化时,也可能因为线路寄生电感引起毛刺
举报

乐延槐

2024-12-4 11:28:58
您好, 时钟输入如果是差分输入的话,为LVPECL电平,共模电压为2V,Vid在400~800mV 之间。 如果是单端输入的话,可以是ECL,PECL,CMOS或者TTL电平都可以,参考Figure 17和Figure 19的单端输入。
输出有毛刺,建议时钟还是差分输入。 如果方便的话,可以试试。
举报

王娟

2024-12-4 18:13:28
DAC5675A是一款高速、低功耗的16位数字模拟转换器(DAC)。根据您的描述,您在使用DAC5675A时遇到了输出毛刺的问题。这个问题可能与时钟引脚的差值不满足要求有关,也可能与其他因素有关。下面我们将详细分析可能的原因。

1. 时钟引脚差值不满足要求

DAC5675A的CLK和CLKn引脚是差分时钟输入引脚。这两个引脚之间的差值应该在400mV到800mV之间。如果这个差值不满足要求,可能会导致时钟信号不稳定,从而影响DAC的输出。因此,建议您检查CLK和CLKn引脚之间的差值,确保它们满足DAC5675A的要求。

2. 输入CMOS电平要求

DAC5675A的输入CMOS电平应该在0V到3.3V之间。如果输入电平超出这个范围,可能会导致DAC输出不稳定。因此,建议您检查FPGA输出的CMOS电平,确保它们在DAC5675A允许的范围内。

3. FPGA时钟边缘抖动

FPGA在时钟下降沿打入数据,上升沿开始转换。如果FPGA的时钟边缘抖动较大,可能会导致DAC输出毛刺。建议您检查FPGA的时钟边缘抖动,并尽量减小抖动,以提高DAC输出的稳定性。

4. 电源噪声

电源噪声可能会影响DAC的输出稳定性。建议您检查DAC5675A的电源,确保电源稳定且无噪声。此外,您还可以在DAC5675A的电源引脚和地之间添加去耦电容,以减小电源噪声对DAC输出的影响。

5. 信号完整性问题

信号完整性问题可能会导致DAC输出毛刺。建议您检查DAC5675A的PCB布局,确保信号传输路径尽可能短且无干扰。此外,您还可以在信号传输路径上添加屏蔽层,以减小信号干扰。

6. 温度影响

温度变化可能会影响DAC的输出稳定性。建议您检查DAC5675A的工作温度范围,确保其在规定的温度范围内工作。此外,您还可以在DAC5675A周围添加散热装置,以保持其工作温度稳定。

总之,DAC5675A输出毛刺的问题可能与时钟引脚差值不满足要求、输入CMOS电平要求、FPGA时钟边缘抖动、电源噪声、信号完整性问题和温度影响等多个因素有关。建议您逐一排查这些因素,找到问题的根本原因,并采取相应的措施来解决。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分