单片机/MCU论坛
直播中

jjll652

8年用户 1364经验值
私信 关注

PSOC5LP输入Xover失真的原因?

在输入端,大多数 RRIO 在输入级都有分频失真,从以下位置过渡
NMOS 到 PMOS 元素处于差异阶段。 我想鉴于我们有/宣传了 20 位 delSig
需要将其添加到数据表中。 因此, CAN 做一个准确的信号路径误差预算
计算。

回帖(1)

远不及你

2024-1-31 15:39:13
PSOC5LP输入Xover失真的原因可以有多个因素,下面是可能的原因之一:

1. 输入级分频失真:大多数 RRIO (Rail-to-Rail Input/Output) 运算放大器在输入级上会引入分频失真。这是因为在从 NMOS(负电平)到 PMOS(正电平) 元件的过渡时,会存在差异阶段,导致失真产生。

为了解决这个问题,可以考虑使用具有更好的输入级设计的运算放大器,以减少分频失真的影响。

2. 20位Delta-Sigma技术:PSOC5LP系统中使用了20位Delta-Sigma ADC (模数转换器),这种ADC的输入精度通常很高,但如果信号路径中存在误差或失真,就不能完全利用其高精度。

为了准确计算信号路径误差,可以将分析的数据添加到数据表中,考虑到输入级分频失真以及其他可能的误差来源,建立一个准确的误差预算计算。

最后,为了减少输入Xover失真,建议使用合适的运算放大器和ADC,以及尽可能减少信号路径中其他可能引入误差的组件。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分