确保信号完整性的一个重要部分是信号走线的物理布线。
PCB设计人员经常承受压力,不仅要缩小设计,还要保持信号完整性。找到平衡点就是要知道问题可能发生的位置以及在系统出现故障之前可以推送信封的距离。
高速电流无法应对信号迹线中的不连续性。最常见和有问题的不连续性是如图A所示的直角拐角。虽然直角拐角在低频下工作没有问题,但在高速时它们会辐射。相反,直角可以用斜角90º角(图B)或两个间隔45°角(图C)代替。
对于高速信号,甚至不应考虑小于90º的角。
另一个常见问题是存根痕迹。除非有特殊原因使用它们,否则应从
电路板上删除所有存根。问题在于,在高频下,短截线可能会辐射,也会对信号走线产生一系列阻抗问题。
高速设计的另一个关键领域是差分对的布线。差分对通过以互补的方式驱动两个信号迹线来操作。差分对提供出色的抗噪声能力和更高的S / N比。然而,实现这些优势有两个限制:
1、两条走线必须相互靠近布线;
2、两条迹线的长度必须匹配。
当一对必须绕弯道布线时,问题会出现,如下图所示。问题是在两个未对齐的组件之间路由差分对。图A中的解决方案存在缺陷,因为外侧的轨道明显长于内侧的轨道。正确的解决方案如图B所示。这里左转后跟右转,所以两条轨道的长度相等。这说明了路由差分对的一般规则:沿相反方向跟随每个弯曲。
原作者:杨多多 志博PCB