FPGA|CPLD|ASIC论坛
登录
直播中
你可真猛
3年用户
3经验值
私信
关注
[问答]
为什么ADC中单端和差分得到的结果不同?
开启该帖子的消息推送
SAR
ADC
对于0~1V的范围,Vref=1V,利用传统单端的SAR ADC的二分法,可得到0.9V的电压6bit输出位111001
但对于传统差分,V+=0.95V,V-=0.05V时,6bit输出位为111100,(反相前为000011)。
但单端的0.9V不是应该和差分的V+=0.95V,V-=0.05V等效么,输出结果应该一样啊
下图为传统差分3bit的图(可参考以下)
更多回帖
rotate(-90deg);
回复
相关问答
SAR
ADC
请问
单
端
转
差
分进入
ADC
有什么好处
2018-08-29
3648
单
端
转
差
分
2016-04-18
9723
请问能否用pspice和PLECS联合仿真?
2022-05-03
8336
使用
单
端
通道配置的目的是什么?
2019-10-08
967
STM32F301的
ADC
差
分采样配置
结果
和
单
端
模式一个样
2019-03-04
6451
请问
ADC
的
单
端
输入与
差
分输入有什么区别?
2019-09-09
6932
AD8475为何可以直接用来驱动
单
端
或伪
差
分输入
ADC
?
2021-04-13
2258
请问全
差
分
ADC
与伪
差
分
ADC
相比优势在哪里?
2023-12-15
503
在V-M系统
中
输出电压与控制角公式推导
2022-07-20
19355
ADS8166/7/8输入为8个0-4.096V
单
端
信号,能否通过MUX与
ADC
插入图示电路将
单
端
信号转换为
差
分,提高电路性能?
2024-11-21
42
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
首页
论坛版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分