Cypress技术论坛
直播中

王建华

7年用户 350经验值
私信 关注
[问答]

SPI启动AN76405是否可以将MOSI和MISO连接到FPGA I/O以及SPI闪存?

你好,
我已经阅读了DVK的描述以及AN76405。两个文档都描述了SPI启动模式中的MISO和MOSI线不应该连接到上拉电阻。我不知道它是否会工作时,我已经连接到FPGA I/O这些引脚?谁能告诉我莫斯和米索的行为的具体描述。
谢谢,
隆皮

以上来自于百度翻译


     以下为原文
   Hi,
    I had read the DVK description as well as the AN76405. Both documents describe that the MISO and MOSI lines in SPI boot mode should not be connected to a pull up resistor. I do not know if it will work when I have connect those pins also to a FPGA I/O? Can anybody tell me a specifically description of the behaviour of MOSI and MISO lines.
    thanks,
    lumpi

回帖(7)

h1654155275.5814

2019-1-30 12:18:30
嗨,Lumpi,
你应该能够把斯宾林连接到不同的奴隶身上。在你的情况下,他们是FPGA和SpFlash。
CS或SS(从属选择)决定FX3想要通信的设备。
关于这个用例,你看到了什么问题吗?
请让我知道。
谢谢,
西克里希纳。

以上来自于百度翻译


     以下为原文
  Hi Lumpi,
    You should be able to connect SPI lines to different slaves with out any issue. In your case, they are FPGA and SPI flash.
    CS or SS (Slave Select) decides the device that FX3 wants to communicate.
    Are you seeing any issue regarding this use case.
    Please let me know.
    Thanks,
    sai krishna.
举报

杨伟

2019-1-30 12:32:47
在MISO上没有上拉是启动过程的关键。一些FPGA有内部的上拉,所以你可能需要增加一个强有力的下拉,以便正确地引导。史蒂夫

以上来自于百度翻译


     以下为原文
  It's critical to the boot process that there not be a pull-up on MISO. Some FPGAs have internal pull-ups, so you may need to add a strong pull-down in order to boot properly.

Steve
举报

杨伟

2019-1-30 12:50:46
澄清:浮动米索尔也不好,如果你的启动闪存三态信号。史蒂夫

以上来自于百度翻译


     以下为原文
  Clarification: floating MISO is not good either, if your boot flash tri-states that signal.


Steve 
举报

王建华

2019-1-30 13:00:56
HiSai Krishna和史提夫
非常感谢您的建议,我们已经在我们的硬件设计中在MISO线路上附加了下拉。
当做,
隆皮

以上来自于百度翻译


     以下为原文
   Hi Sai Krishna and Steve,

    thanks a lot for your suggestions we have destined the additional pull down at MISO line in our hardware design.
    regards,
    lumpi
举报

更多回帖

发帖
×
20
完善资料,
赚取积分