ADI 技术
直播中

刘磊

7年用户 234经验值
私信 关注
[问答]

高速BPSK以及AD9957的相关问题

问题1:实现高速BPSK,并拥有频率300MHz的载波,就是将调好的基带数据输入到AD9957,然后用“正交调制模式”工作,设置DDS的频率为300MHz,这样做对吗 ?
问题2:因为系统需要,载波有时还需要切换成线性调频使用,通过RAM的斜坡模式应该可以实现吧?(RAM地址内的频率依次按照斜率递增,这样再用斜坡模式应该可以实现线性调频吧?)
问题3:AD9957的RAM大小为1024,那么线性调频,单边的总调频点总数应小于等于1024点,这样理解没错吧?

拜托各位高手帮帮忙。

回帖(3)

云静京

2018-11-29 10:06:21
1. 是的,基带数据通过数字正交上变频,将基带信号调制到载波上。
2. AD9957的RAM数据不可以调整载波,RAM的数据可以直接给I和Q。
3. AD9910的RAM是这样使用的, 但是AD9957的RAM,请见2中的描述。
举报

刘磊

2018-11-29 10:11:28
引用: dang28 发表于 2018-11-29 07:52
1. 是的,基带数据通过数字正交上变频,将基带信号调制到载波上。
2. AD9957的RAM数据不可以调整载波,RAM的数据可以直接给I和Q。
3. AD9910的RAM是这样使用的, 但是AD9957的RAM,请见2中的描述。

再次感谢您的回答。还有一个关于这个并行数据输入的问题。因为并行数据的时钟是PDCLK,而PDCLK是一个输出时钟信号。那么能否这样理解:我输入的18位并行数据,其实就是一个模拟基带被PDCLK采样后的数字信号?
举报

刘思思

2018-11-29 10:23:08
引用: sagafa 发表于 2018-11-29 07:58
再次感谢您的回答。还有一个关于这个并行数据输入的问题。因为并行数据的时钟是PDCLK,而PDCLK是一个输出时钟信号。那么能否这样理解:我输入的18位并行数据,其实就是一个模拟基带被PDCLK采样后的数字信号?

也可以这样理解,一个PDCLK的上升沿对应一个样本。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分