ADI 技术
直播中

仲娜娜

7年用户 184经验值
私信 关注
[问答]

ad9957不管什么模式,它的并行数据位的d17(最高位)一直是高电平是怎么回事啊?怎样解决?

我试了好多芯片,都是一样的结果,排除PCB原因了。不知道怎么办。

回帖(3)

仲娜娜

2018-11-9 09:20:42
问题解决了,不过产生新问题了,,,,,,,,QDUC模式中,滚降滤波器的时钟是参考pdclk还是i或者q的输入速度啊?(pdclk的一半)。
举报

云静京

2018-11-9 09:29:26
引用: 60user56 发表于 2018-11-9 18:09
问题解决了,不过产生新问题了,,,,,,,,QDUC模式中,滚降滤波器的时钟是参考pdclk还是i或者q的输入速度啊?(pdclk的一半)。

CCI滤波器和Half-band滤波器时钟与输入到该滤波器的数据率相同。
举报

秦伙茂

2018-11-9 09:46:08
我理解的CCI滤波器和Half-band滤波器时钟应该就是system clk 吧,而输出到该滤波器的时钟应该是system clk除以2倍的插值因子吧。这两个速率不可能一样吧,应为有插值存在。我使用滚降滤波器的时钟是和参考pdclk一致,但是CCI_OVFL管脚一直为高电平,不知道为什么?;我看AD9957中CCI滤波器溢出问题(求解答啊) 这个帖子的介绍说,是要求参考源稳定低噪,我理解的参考源是芯片输入时钟,我用的是1GHz的;我测试了该时钟的频谱,确实是稳定低噪的。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分