我理解的CCI滤波器和Half-band滤波器时钟应该就是system clk 吧,而输出到该滤波器的时钟应该是system clk除以2倍的插值因子吧。这两个速率不可能一样吧,应为有插值存在。我使用滚降滤波器的时钟是和参考pdclk一致,但是CCI_OVFL管脚一直为高电平,不知道为什么?;我看
AD9957中CCI滤波器溢出问题(求解答啊) 这个帖子的介绍说,是要求参考源稳定低噪,我理解的参考源是芯片输入时钟,我用的是1GHz的;我测试了该时钟的频谱,确实是稳定低噪的。
我理解的CCI滤波器和Half-band滤波器时钟应该就是system clk 吧,而输出到该滤波器的时钟应该是system clk除以2倍的插值因子吧。这两个速率不可能一样吧,应为有插值存在。我使用滚降滤波器的时钟是和参考pdclk一致,但是CCI_OVFL管脚一直为高电平,不知道为什么?;我看
AD9957中CCI滤波器溢出问题(求解答啊) 这个帖子的介绍说,是要求参考源稳定低噪,我理解的参考源是芯片输入时钟,我用的是1GHz的;我测试了该时钟的频谱,确实是稳定低噪的。
举报