ADI 技术
直播中

仇春灵

8年用户 181经验值
私信 关注
[问答]

AD9361在FDD状态下通过control来实现TX和RX独立工作功能但ENABLE脚始终为高

各位大神,小弟在调试AD9361的过程中遇到了这样的问题,麻烦哪位大神帮忙解答一下。
工作在FDD模式下,想通过Control pin来实现TX和RX独立工作,工作过程如下:
当AD9361进入FDD状态后,
(1)ENABLE脚始终为高(RX始终打开)。
(2)TXNRX拉高(TX打开),延迟几个ms,开始发送数据,当数据发送完毕后,延迟几个ms,TXNRX拉低(TX关闭)。然后等待下一贞数据到来重复上述动作。
发现数据传输过程中存在丢包现象,然而如果TXNRX一直为高的话(TX一直开启),数据传输就很正常。
在这个过程中,只要TXNRX拉低,RX接收到的信号就会有问题。大神们知道这是什么问题吗?

请大神帮忙解答下。这里先行谢过了。

回帖(1)

颜婷

2018-8-27 12:01:55
建议从信号源送入RX端单音信号,通过FPGA抓取数据分析在TX开启或者关闭情况下是否信号频谱发生了变换,比如相位跳变。
举报

更多回帖

发帖
×
20
完善资料,
赚取积分