ADI 技术
登录
直播中
仇春灵
8年用户
181经验值
私信
关注
[问答]
AD9361在FDD状态下通过control来实现TX和RX独立工作功能但ENABLE脚始终为高
开启该帖子的消息推送
AD9361
FDD
各位大神,小弟在调试AD9361的过程中遇到了这样的问题,麻烦哪位大神帮忙解答一下。
工作在FDD模式下,想通过Control pin来实现TX和RX独立工作,工作过程如下:
当AD9361进入FDD状态后,
(1)ENABLE脚始终为高(RX始终打开)。
(2)TXNRX拉高(TX打开),延迟几个ms,开始发送数据,当数据发送完毕后,延迟几个ms,TXNRX拉低(TX关闭)。然后等待下一贞数据到来重复上述动作。
发现数据传输过程中存在丢包现象,然而如果TXNRX一直为高的话(TX一直开启),数据传输就很正常。
在这个过程中,只要TXNRX拉低,RX接收到的信号就会有问题。大神们知道这是什么问题吗?
请大神帮忙解答下。这里先行谢过了。
回帖
(1)
颜婷
2018-8-27 12:01:55
建议从信号源送入RX端单音信号,通过FPGA抓取数据分析在TX开启或者关闭情况下是否信号频谱发生了变换,比如相位跳变。
建议从信号源送入RX端单音信号,通过FPGA抓取数据分析在TX开启或者关闭情况下是否信号频谱发生了变换,比如相位跳变。
举报
更多回帖
rotate(-90deg);
回复
相关问答
AD9361
FDD
AD9361
在
TDD lvds
工作
方式
下
的管脚时序
2018-12-27
4604
ad9361
FDD
模式双口CMOS全双工1T1R读ENSM
始终
在
alert
状态
2018-09-10
7560
ad9361
FDD
RX
无法关闭
2019-02-25
3308
AD9361
FDD
模式没有任何输出
2019-01-14
3978
请问
AD9361
是否可以设置接收、发射同一个射频频率?
2018-08-02
5905
AD9361
无发射信号
2019-01-08
2866
基于
AD9361
推出的3G和4G基站应用的高性能/
高
集成度的射频解决方案
2020-12-21
2488
ad9361
在
TDD模式
下
,
RX
和
TX
通过
引脚实时控制,切换延时最小多少时间
2018-12-27
6794
AD9361
下
测试TDD模式RF
Tx
PLL失锁
2018-08-22
7173
请问如何知道
AD9361
状态
转换时间?
2018-10-09
2754
发帖
登录/注册
20万+
工程师都在用,
免费
PCB检查工具
无需安装、支持浏览器和手机在线查看、实时共享
查看
点击登录
登录更多精彩功能!
首页
论坛版块
小组
免费开发板试用
ebook
直播
搜索
登录
×
20
完善资料,
赚取积分