不好意思给您回复晚了。
时钟是由同一个分频器输出,并使用推荐时钟芯片ADCLK914,并做等长处理。
SYNC信号输出也是等长;
sync回读寄存器都是正确的。
现在回读0x0c寄存器,发现读回的值bit[2]等于1,bit[0]等于0,是不是因为DCI的边沿不正确引起的呢?但是在这种情况下,输出波形相位大部分还是固定的,不清楚是什么原因。
还尝试读取主芯片的DCI_DEL的值,并将此值直接写入从芯片的寄存器,发现会有所改善,但相位还是不能达到百分百相固定。
不好意思给您回复晚了。
时钟是由同一个分频器输出,并使用推荐时钟芯片ADCLK914,并做等长处理。
SYNC信号输出也是等长;
sync回读寄存器都是正确的。
现在回读0x0c寄存器,发现读回的值bit[2]等于1,bit[0]等于0,是不是因为DCI的边沿不正确引起的呢?但是在这种情况下,输出波形相位大部分还是固定的,不清楚是什么原因。
还尝试读取主芯片的DCI_DEL的值,并将此值直接写入从芯片的寄存器,发现会有所改善,但相位还是不能达到百分百相固定。
举报