完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
本帖最后由 jinyi7016 于 2016-10-15 15:08 编辑 SignalTap II全称SignalTap II Logic Analyzer是第二代系统级调试工具,可以捕获和显示实时信号,观察在系统设计中的硬件和软件之间的互相作用。Quartus II软件可以选择要捕获的信号、开始捕获的时间,以及要捕获多少数据样本。还可以选择时间数据从器件的存储器块通过JTAG端口传送至SignalTap II Logic Analyzer,还是至I/O引脚以供外部逻辑分析仪或示波器使用。将实时数据提供给工程师帮助debug。 SignalTap II获取实时数据的原理是在工程中引入Megafunction中的ELA(EmbeddedLogic Analyzer),以预先设定的时钟采样实时数据,并存储于FPGA片上ram资源中,然后通过JTAG传送回Quartus II分析。可见SignalTap II,其实也是在工程额外加入了模块来采集信号,所以使用SignalTapII需要一定的代价,首先是逻辑单元(ELA),其次是ram,如果[1-2] 工程中剩余的ram资源比较充足,则SignalTap II 一次可以采集较多的数据,相应的如果FPGA资源已被工程耗尽则无法使用SignalTap II调试。 SignalTapⅡ的仿真步骤:新建调试文件,添加信号,设置信号触发,设置时钟相关、下载仿真。 添加信号: 时钟配置: 仿真波形如下,分析与上一篇是一样的,这里不再详细说明。 对于SignalTap Ⅱ和Modelsim的使用经过这几个IP核的学习应该算是熟悉了,其实使用是次要的,主要的是通过这些手段进行波形的分析才是主要要学习的。但工具也不能忽视,现就这两个软件的使用说一下异同。 Modelsim是纯软件仿真,不需要硬件、开发板的支持,属于是静太仿真。 Modelsim可以自动生成vt仿真文件,仿真中的信号都是要在vt文件中通过代码形成的。 SignalTapⅡ的仿真是通过读取开发板上的信号得到的波形,更接近实际的情况。 SignalTapⅡ是quartus自带的一个工具,相当于一个内建的示波器。 SignalTapⅡ的使用要新建一个仿真调试文件。 SignalTapⅡ可以设定信号的触发方式。 其他请补充。 另,FPGA的IP核并不是只有这几种,从新建IP核的界面可以看到,IP核还有很多。 |
|
相关推荐
|
|
1226 浏览 1 评论
助力AIoT应用:在米尔FPGA开发板上实现Tiny YOLO V4
1027 浏览 0 评论
2292 浏览 1 评论
2008 浏览 0 评论
矩阵4x4个按键,如何把识别结果按编号01-16(十进制)显示在两个七段数码管上?
2263 浏览 0 评论
1774 浏览 47 评论
6000 浏览 113 评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-18 20:50 , Processed in 0.657229 second(s), Total 69, Slave 50 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号