图 2 在本电源架构示例中,模块的输出轨需要二级稳压
我们必须仔细了解使用的线性调整器的行为以及在电源线上进行进一步滤波的要求。这一要求的原因是 FPGA 和处理器等器件的开关频率远远高于线性调整器的控制环路所能应对的水平。随着噪声频率提高,线性调整器的噪声抑制能力下降,导致需要采用额外的滤波和去藕技术。如果不了解这一关系,会造成混合信号设备出现问题。
另一个重要的考虑因素是时钟和复位架构,尤其是在有多个需要同步的
开发板的情况下。在架构层面我们必须考虑时钟分配网络:我们是否在跨多个开发板扇出单个振荡器,或是使用多个频率相同的振荡器,为确保时钟分配的稳健可靠性,我们必须考虑:振荡器启动时间。我们必须确保在整个时间周期内激活复位(如果需要)。
振荡器歪斜。如果我们要在跨多个开发板扇出振荡器,时序是否至关重要?如果是,我们需要考虑线路卡上的歪斜(连接器引起的)和缓冲器自身引起的歪斜。
振荡器抖动。如果我们在开发混合信号设计,我们需要确保使用低抖动时钟源,因为抖动的增大会降低混合信号转换器的信噪比。在我们使用千兆位级串行链路时情况也是一样,因为我们需要使用低抖动时钟源在链路上取得良好的误码率。
我们也必须注意复位架构,确保只在需要的地方使用复位。例如基于 SRAM 的 FPGA 一般不需要复位。
如果我们在使用复位的异步激活,我们需要确保移除它不会导致亚稳态问题。
五、清晰定义接口
内外部接口的正式文档在机械、物理和电气层面为各个接口提供清晰的定义,以及协议和控制流。这些正式文档也往往被称为接口控制文档 (ICD)。当然最好是尽量使用标准
通信接口。
接口定义最重要的一个方面是外部接口的“连接化”。这个过程考虑了所需连接器的引脚分配,连接器引脚的额定功率以及所要求的插拔次数,以及任何对屏蔽的要求。
在我们为我们的系统考虑连接器类型的时候,我们应确保不会因为在子系统中使用相同类型连接器而造成不利的交叉连接。通过使用不同类型连接器或采用不同的连接器键位(如果支持),我们就能够避免交叉连接的可能性。
连接化是我们开始使用之前确定的预算要求的首个方面之一。特别是我们可以使用串扰预算来指引我们定义引脚分配。图 3 所示的例子说明了这一流程的重要性。重新安排引脚分配,将接地基准电压 (GND) 引脚布局在信号 1 和信号 2 之间,可以降低互感以及由此引发的串扰。
图 3 连接化是接口定义最重要的特征之一
接口控制文档 (ICD) 必须对系统接地进行定义,尤其是在项目要求外部 EMC 的时候。在这种情况下,我们必须小心避免让有噪声的信号地产生辐射。
工程师和项目经理掌握着一系列策略,以确保他们交付的嵌入式系统能够满足质量、成本和调度要求。不过当项目遇到困难时,我们可以确信在项目不发生重大变化的情况下其此前的性能是其未来性能的良好提示。
转自《嵌入式咨询精选》