完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
一、实验的目的 1、掌握触发器功能的测试方法。 2、掌握基本RS触发器的组成及工作原理。 3、掌握集成JK触发器和D触发器的逻辑功能及触发方式。 4、掌握几种主要触发器之间相互转换的方法。 5、通过实验、体会CPLD芯片的高集成度和多IO口。 二、硬件要求 主芯片Altera EPM7128SLC84-15,时钟,按键开关,拨码开关,逻辑“1”“0”,LED灯。 三、实验内容 将基本RS触发器,同步RS触发器,集成J-K触发器,D触发器同时集成一个CPLD芯片中模拟其功能,并研究其相互转换的方法。 实验的具体实现要连线测试。
四、原理图 如图6-1
[此贴子已经被作者于2009-10-10 11:43:05编辑过]
|
|
相关推荐 |
|
小黑屋| 手机版| Archiver| 电子发烧友 ( 湘ICP备2023018690号 )
GMT+8, 2024-12-4 02:18 , Processed in 0.564274 second(s), Total 43, Slave 32 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 湖南华秋数字科技有限公司
电子发烧友 (电路图) 湘公网安备 43011202000918 号 电信与信息服务业务经营许可证:合字B2-20210191 工商网监 湘ICP备2023018690号